Retard des portes de propagation 1 bit Solution

ÉTAPE 0: Résumé du pré-calcul
Formule utilisée
Délai de propagation total = Retard du chemin critique-((Portes sur le chemin critique-1)*Retard de la porte ET OU+Retard de la porte XOR)
tpd = Tdelay-((Ngates-1)*tAO+tXOR)
Cette formule utilise 5 Variables
Variables utilisées
Délai de propagation total - (Mesuré en Deuxième) - Le délai de propagation total fait généralement référence au temps de montée ou de descente des portes logiques. C'est le temps qu'il faut à une porte logique pour changer son état de sortie en fonction d'un changement de l'état d'entrée.
Retard du chemin critique - (Mesuré en Deuxième) - Le délai du chemin critique est la somme des retards du décaleur, du complémenteur conditionnel (pour la soustraction), de l'additionneur et du registre.
Portes sur le chemin critique - Les portes sur le chemin critique sont définies comme le nombre total de portes logiques requises pendant un temps de cycle dans CMOS.
Retard de la porte ET OU - (Mesuré en Deuxième) - Le retard de la porte ET/OU dans la cellule grise est défini comme le retard du temps de calcul dans la porte ET/OU lorsque la logique la traverse.
Retard de la porte XOR - (Mesuré en Deuxième) - Délai de porte XOR défini comme le délai de 2 qu'ont les portes de XOR, car elles sont en réalité constituées d'une combinaison d'ET et d'OU.
ÉTAPE 1: Convertir les entrées en unité de base
Retard du chemin critique: 300 Nanoseconde --> 3E-07 Deuxième (Vérifiez la conversion ici)
Portes sur le chemin critique: 10 --> Aucune conversion requise
Retard de la porte ET OU: 21.9 Nanoseconde --> 2.19E-08 Deuxième (Vérifiez la conversion ici)
Retard de la porte XOR: 32 Nanoseconde --> 3.2E-08 Deuxième (Vérifiez la conversion ici)
ÉTAPE 2: Évaluer la formule
Remplacement des valeurs d'entrée dans la formule
tpd = Tdelay-((Ngates-1)*tAO+tXOR) --> 3E-07-((10-1)*2.19E-08+3.2E-08)
Évaluer ... ...
tpd = 7.09E-08
ÉTAPE 3: Convertir le résultat en unité de sortie
7.09E-08 Deuxième -->70.9 Nanoseconde (Vérifiez la conversion ici)
RÉPONSE FINALE
70.9 Nanoseconde <-- Délai de propagation total
(Calcul effectué en 00.004 secondes)

Crédits

Créé par Shobhit Dimri
Institut de technologie Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri a créé cette calculatrice et 900+ autres calculatrices!
Vérifié par Urvi Rathod
Collège d'ingénierie du gouvernement de Vishwakarma (VGEC), Ahmedabad
Urvi Rathod a validé cette calculatrice et 1900+ autres calculatrices!

13 Caractéristiques du retard CMOS Calculatrices

Augmentation du retard
Aller Retarder la montée = Retard de montée intrinsèque+(Augmenter la résistance*Capacité de retard)+(Montée de la pente*Retard Précédent)
Retard de la porte AND-OR dans la cellule grise
Aller Retard de la porte ET OU = (Retard du chemin critique-Délai de propagation total-Retard de la porte XOR)/(Portes sur le chemin critique-1)
Retard des portes de propagation 1 bit
Aller Délai de propagation total = Retard du chemin critique-((Portes sur le chemin critique-1)*Retard de la porte ET OU+Retard de la porte XOR)
Délai de propagation dans le circuit
Aller Retard de propagation du circuit = (Délai de propagation élevé à faible+Délai de propagation faible à élevé)/2
Délai de propagation sans capacité parasite
Aller Capacité de retard de propagation = Retard de propagation du circuit/Délai normalisé
Délai de propagation
Aller Délai de propagation total = Délai normalisé*Capacité de retard de propagation
Retard normalisé
Aller Délai normalisé = Délai de propagation total/Capacité de retard de propagation
Ligne à retard contrôlée en tension
Aller Ligne à retard contrôlée en tension = Délai de petit écart/Gain VDL
Petit retard de déviation
Aller Délai de petit écart = Gain VDL*Ligne à retard contrôlée en tension
Gain VCDL
Aller Gain VDL = Délai de petit écart/Ligne à retard contrôlée en tension
Temps d'automne
Aller Temps d'automne = 2*Taux de bord-Temps de montée
Temps de montée
Aller Temps de montée = 2*Taux de bord-Temps d'automne
Taux de bord
Aller Taux de bord = (Temps de montée+Temps d'automne)/2

Retard des portes de propagation 1 bit Formule

Délai de propagation total = Retard du chemin critique-((Portes sur le chemin critique-1)*Retard de la porte ET OU+Retard de la porte XOR)
tpd = Tdelay-((Ngates-1)*tAO+tXOR)

Expliquer l’ajout de PG Carry-Ripple

PG Carry-Ripple Addition, également connu sous le nom de Propagate-Generate (PG) Carry-Ripple Addition, est une méthode pour effectuer une addition binaire à l'aide de plusieurs additionneurs complets connectés en cascade, où chaque additionneur complet a deux entrées, A et B, et un report (Cin), et produit une somme (S) et un report (Cout).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!