Tempo de subida Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Tempo de subida = 2*Taxa de borda-Tempo de outono
tr = 2*te-tf
Esta fórmula usa 3 Variáveis
Variáveis Usadas
Tempo de subida - (Medido em Segundo) - O tempo de subida é definido como o tempo necessário para um pulso subir de 10% a 90% de seu valor estável em dispositivos CMOS.
Taxa de borda - (Medido em Segundo) - A taxa de borda é definida como a razão entre o tempo de subida e o tempo de queda.
Tempo de outono - (Medido em Segundo) - O tempo de queda é o tempo para uma forma de onda cair de 80% para 20% do seu valor de estado estacionário.
ETAPA 1: Converter entrada (s) em unidade de base
Taxa de borda: 6 Nanossegundo --> 6E-09 Segundo (Verifique a conversão ​aqui)
Tempo de outono: 9.2 Nanossegundo --> 9.2E-09 Segundo (Verifique a conversão ​aqui)
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
tr = 2*te-tf --> 2*6E-09-9.2E-09
Avaliando ... ...
tr = 2.8E-09
PASSO 3: Converta o Resultado em Unidade de Saída
2.8E-09 Segundo -->2.8 Nanossegundo (Verifique a conversão ​aqui)
RESPOSTA FINAL
2.8 Nanossegundo <-- Tempo de subida
(Cálculo concluído em 00.020 segundos)

Créditos

Creator Image
Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verifier Image
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

13 Características de atraso CMOS Calculadoras

Aumento de atraso
​ Vai Aumento de atraso = Atraso de subida intrínseco+(Resistência à subida*Capacitância de atraso)+(Elevação da inclinação*Atrasar Anterior)
Atraso de portas de propagação de 1 bit
​ Vai Atraso total de propagação = Atraso no caminho crítico-((Portões no Caminho Crítico-1)*Atraso da porta AND OR+Atraso da porta XOR)
Atraso do portão AND-OR na célula cinza
​ Vai Atraso da porta AND OR = (Atraso no caminho crítico-Atraso total de propagação-Atraso da porta XOR)/(Portões no Caminho Crítico-1)
Atraso de propagação no circuito
​ Vai Atraso de propagação do circuito = (Atraso de propagação alto a baixo+Atraso de propagação baixo a alto)/2
Atraso de propagação sem capacitância parasita
​ Vai Capacidade de atraso de propagação = Atraso de propagação do circuito/Atraso normalizado
Atraso de propagação
​ Vai Atraso total de propagação = Atraso normalizado*Capacidade de atraso de propagação
Atraso Normalizado
​ Vai Atraso normalizado = Atraso total de propagação/Capacidade de atraso de propagação
Linha de atraso controlada por tensão
​ Vai Linha de atraso controlada por tensão = Pequeno atraso de desvio/Ganho VCDL
Atraso de pequeno desvio
​ Vai Pequeno atraso de desvio = Ganho VCDL*Linha de atraso controlada por tensão
Ganho VCDL
​ Vai Ganho VCDL = Pequeno atraso de desvio/Linha de atraso controlada por tensão
Taxa de margem
​ Vai Taxa de borda = (Tempo de subida+Tempo de outono)/2
Tempo de outono
​ Vai Tempo de outono = 2*Taxa de borda-Tempo de subida
Tempo de subida
​ Vai Tempo de subida = 2*Taxa de borda-Tempo de outono

Tempo de subida Fórmula

Tempo de subida = 2*Taxa de borda-Tempo de outono
tr = 2*te-tf

Explique o dimensionamento do inversor?

O dimensionamento de um inversor no projeto de circuito digital envolve a determinação das dimensões apropriadas (largura e comprimento) dos transistores dentro do circuito inversor.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!