Cambio de fase del reloj Solución

PASO 0: Resumen del cálculo previo
Fórmula utilizada
Cambio de fase del reloj = Fase de reloj de salida PLL/Frecuencia absoluta
ΔΦf = Φout/fabs
Esta fórmula usa 3 Variables
Variables utilizadas
Cambio de fase del reloj - El cambio en la fase del reloj se define como el cambio en la fase del reloj debido a la fase del reloj de salida PLL y al número de bits.
Fase de reloj de salida PLL - La fase de reloj de salida PLL es una señal de reloj que oscila entre un estado alto y bajo y se utiliza como un metrónomo para coordinar acciones de circuitos digitales.
Frecuencia absoluta - (Medido en hercios) - La frecuencia absoluta es el número de apariciones de un punto de datos particular en un conjunto de datos. Representa el recuento real de cuántas veces aparece un valor específico en los datos.
PASO 1: Convierta la (s) entrada (s) a la unidad base
Fase de reloj de salida PLL: 29.89 --> No se requiere conversión
Frecuencia absoluta: 10 hercios --> 10 hercios No se requiere conversión
PASO 2: Evaluar la fórmula
Sustituir valores de entrada en una fórmula
ΔΦf = Φout/fabs --> 29.89/10
Evaluar ... ...
ΔΦf = 2.989
PASO 3: Convierta el resultado a la unidad de salida
2.989 --> No se requiere conversión
RESPUESTA FINAL
2.989 <-- Cambio de fase del reloj
(Cálculo completado en 00.004 segundos)

Créditos

Creator Image
Creado por Shobhit Dimri
Instituto de Tecnología Bipin Tripathi Kumaon (BTKIT), Dwarahat
¡Shobhit Dimri ha creado esta calculadora y 900+ más calculadoras!
Verifier Image
Verificada por Urvi Rathod
Facultad de Ingeniería del Gobierno de Vishwakarma (VGEC), Ahmedabad
¡Urvi Rathod ha verificado esta calculadora y 1900+ más calculadoras!

20 Subsistema de propósito especial CMOS Calculadoras

Resistencia en serie desde la matriz hasta el paquete
​ Vamos Resistencia en serie desde la matriz hasta el paquete = Resistencia térmica entre unión y ambiente.-Resistencia en serie del paquete al aire
Resistencia en serie del paquete al aire
​ Vamos Resistencia en serie del paquete al aire = Resistencia térmica entre unión y ambiente.-Resistencia en serie desde la matriz hasta el paquete
Poder del inversor
​ Vamos Potencia del inversor = (Retraso de cadenas-(Esfuerzo eléctrico 1+Esfuerzo eléctrico 2))/2
Esfuerzo eléctrico del inversor 1
​ Vamos Esfuerzo eléctrico 1 = Retraso de cadenas-(Esfuerzo eléctrico 2+2*Potencia del inversor)
Inversor de esfuerzo eléctrico 2
​ Vamos Esfuerzo eléctrico 2 = Retraso de cadenas-(Esfuerzo eléctrico 1+2*Potencia del inversor)
Retardo para dos inversores en serie
​ Vamos Retraso de cadenas = Esfuerzo eléctrico 1+Esfuerzo eléctrico 2+2*Potencia del inversor
Resistencia térmica entre la unión y el ambiente
​ Vamos Resistencia térmica entre unión y ambiente. = Transistores de diferencia de temperatura/Consumo de energía del chip
Diferencia de temperatura entre transistores
​ Vamos Transistores de diferencia de temperatura = Resistencia térmica entre unión y ambiente.*Consumo de energía del chip
Consumo de energía del chip
​ Vamos Consumo de energía del chip = Transistores de diferencia de temperatura/Resistencia térmica entre unión y ambiente.
Función de transferencia de PLL
​ Vamos Función de transferencia PLL = Fase de reloj de salida PLL/Fase de reloj de referencia de entrada
Fase de reloj de entrada PLL
​ Vamos Fase de reloj de referencia de entrada = Fase de reloj de salida PLL/Función de transferencia PLL
Fase de reloj de salida PLL
​ Vamos Fase de reloj de salida PLL = Función de transferencia PLL*Fase de reloj de referencia de entrada
Error del detector de fase PLL
​ Vamos Detector de errores PLL = Fase de reloj de referencia de entrada-Reloj de retroalimentación PLL
Reloj de retroalimentación PLL
​ Vamos Reloj de retroalimentación PLL = Fase de reloj de referencia de entrada-Detector de errores PLL
Cambio en la frecuencia del reloj
​ Vamos Cambio en la frecuencia del reloj = Distribución en abanico/Frecuencia absoluta
Capacitancia de carga externa
​ Vamos Capacitancia de carga externa = Distribución en abanico*Capacitancia de entrada
Cambio de fase del reloj
​ Vamos Cambio de fase del reloj = Fase de reloj de salida PLL/Frecuencia absoluta
Esfuerzo escénico
​ Vamos Esfuerzo escénico = Distribución en abanico*Esfuerzo lógico
Abanico de puerta
​ Vamos Distribución en abanico = Esfuerzo escénico/Esfuerzo lógico
Retardo de puerta
​ Vamos Retardo de puerta = 2^(SRAM de N bits)

Cambio de fase del reloj Fórmula

Cambio de fase del reloj = Fase de reloj de salida PLL/Frecuencia absoluta
ΔΦf = Φout/fabs

¿Qué es el detector de fase?

Un detector de fase (PD) mide la diferencia de fase entre dos relojes. En un PLL, compara el reloj de entrada con el reloj de retroalimentación.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!