Alto voltaje de salida mínimo Solución

PASO 0: Resumen del cálculo previo
Fórmula utilizada
Alto voltaje mínimo de salida = Alto margen de ruido+Alto voltaje de entrada mínimo
Voh = Nh+Vih
Esta fórmula usa 3 Variables
Variables utilizadas
Alto voltaje mínimo de salida - (Medido en Voltio) - El voltaje de salida alto mínimo se define como el voltaje de salida mínimo cuando la lógica está en nivel alto en el CMOS.
Alto margen de ruido - (Medido en Voltio) - El margen de ruido alto se define como la cantidad de voltaje entre un inversor que pasa de un nivel lógico alto cuando el margen es alto.
Alto voltaje de entrada mínimo - (Medido en Voltio) - El voltaje de entrada mínimo alto se define como el voltaje de entrada mínimo en la lógica alta dentro de un CMOS.
PASO 1: Convierta la (s) entrada (s) a la unidad base
Alto margen de ruido: 3 Voltio --> 3 Voltio No se requiere conversión
Alto voltaje de entrada mínimo: 2 Voltio --> 2 Voltio No se requiere conversión
PASO 2: Evaluar la fórmula
Sustituir valores de entrada en una fórmula
Voh = Nh+Vih --> 3+2
Evaluar ... ...
Voh = 5
PASO 3: Convierta el resultado a la unidad de salida
5 Voltio --> No se requiere conversión
RESPUESTA FINAL
5 Voltio <-- Alto voltaje mínimo de salida
(Cálculo completado en 00.004 segundos)

Créditos

Creado por Shobhit Dimri
Instituto de Tecnología Bipin Tripathi Kumaon (BTKIT), Dwarahat
¡Shobhit Dimri ha creado esta calculadora y 900+ más calculadoras!
Verificada por Urvi Rathod
Facultad de Ingeniería del Gobierno de Vishwakarma (VGEC), Ahmedabad
¡Urvi Rathod ha verificado esta calculadora y 1900+ más calculadoras!

16 Diseño VLSI analógico Calculadoras

Potencial entre la fuente y el cuerpo
Vamos Diferencia de potencial del cuerpo fuente = Potencial de superficie/(2*ln(Concentración de aceptor/Concentración intrínseca))
Capacitancia de puerta a drenaje
Vamos Capacitancia de puerta a drenaje = Capacitancia de puerta-(Capacitancia de puerta a base+Capacitancia de puerta a fuente)
Capacitancia de puerta a base
Vamos Capacitancia de puerta a base = Capacitancia de puerta-(Capacitancia de puerta a fuente+Capacitancia de puerta a drenaje)
Capacitancia de puerta a fuente
Vamos Capacitancia de puerta a fuente = Capacitancia de puerta-(Capacitancia de puerta a base+Capacitancia de puerta a drenaje)
Voltaje de drenaje
Vamos Voltaje base del colector = sqrt(Poder dinámico/(Frecuencia*Capacidad))
Voltaje de puerta a canal
Vamos Voltaje de puerta a canal = (Cargo del canal/Capacitancia de puerta)+Voltaje umbral
Potencial de drenaje a fuente
Vamos Drenar a la fuente potencial = (Tensión umbral DIBL-Voltaje umbral)/Coeficiente DIBL
Puerta al potencial de coleccionista
Vamos Voltaje de puerta a canal = (Puerta a la fuente potencial+Puerta para drenar el potencial)/2
Puerta para drenar el potencial
Vamos Puerta para drenar el potencial = 2*Voltaje de puerta a canal-Puerta a la fuente potencial
Puerta a la fuente potencial
Vamos Puerta a la fuente potencial = 2*Voltaje de puerta a canal-Puerta para drenar el potencial
Voltaje de entrada bajo máximo
Vamos Voltaje de entrada bajo máximo = Margen de ruido bajo+Voltaje de salida bajo máximo
Voltaje de salida bajo máximo
Vamos Voltaje de salida bajo máximo = Voltaje de entrada bajo máximo-Margen de ruido bajo
Alto voltaje de salida mínimo
Vamos Alto voltaje mínimo de salida = Alto margen de ruido+Alto voltaje de entrada mínimo
Alto voltaje de entrada mínimo
Vamos Alto voltaje de entrada mínimo = Alto voltaje mínimo de salida-Alto margen de ruido
Margen de ruido alto
Vamos Alto margen de ruido = Alto voltaje mínimo de salida-Alto voltaje de entrada mínimo
Margen de bajo ruido
Vamos Margen de ruido bajo = Voltaje de entrada bajo máximo-Voltaje de salida bajo máximo

Alto voltaje de salida mínimo Fórmula

Alto voltaje mínimo de salida = Alto margen de ruido+Alto voltaje de entrada mínimo
Voh = Nh+Vih

¿Qué es el margen de ruido?

El margen de ruido es la cantidad de ruido que un circuito CMOS podría soportar sin comprometer el funcionamiento del circuito. El margen de ruido asegura que cualquier señal que sea '1' lógico con ruido finito agregado, aún se reconozca como '1' lógico y no como '0' lógico.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!