Retardo de propagación sin capacitancia parásita Solución

PASO 0: Resumen del cálculo previo
Fórmula utilizada
Capacidad de retardo de propagación = Retardo de propagación del circuito/Retraso normalizado
tc = tckt/d
Esta fórmula usa 3 Variables
Variables utilizadas
Capacidad de retardo de propagación - (Medido en Segundo) - La capacitancia de retardo de propagación es el retardo de un inversor ideal en abanico de 1 sin capacitancia parásita.
Retardo de propagación del circuito - (Medido en Segundo) - El retardo de propagación del circuito se refiere al tiempo de subida o bajada en las puertas lógicas. Este es el tiempo que tarda una puerta lógica en cambiar su estado de salida en función de un cambio en el estado de entrada.
Retraso normalizado - El retardo normalizado es una medida que se utiliza para comparar el retardo de un circuito o puerta específico con el retardo de una puerta de referencia, a menudo un inversor ideal.
PASO 1: Convierta la (s) entrada (s) a la unidad base
Retardo de propagación del circuito: 8.16 nanosegundo --> 8.16E-09 Segundo (Verifique la conversión aquí)
Retraso normalizado: 221.18 --> No se requiere conversión
PASO 2: Evaluar la fórmula
Sustituir valores de entrada en una fórmula
tc = tckt/d --> 8.16E-09/221.18
Evaluar ... ...
tc = 3.68930283027398E-11
PASO 3: Convierta el resultado a la unidad de salida
3.68930283027398E-11 Segundo -->0.0368930283027398 nanosegundo (Verifique la conversión aquí)
RESPUESTA FINAL
0.0368930283027398 0.036893 nanosegundo <-- Capacidad de retardo de propagación
(Cálculo completado en 00.004 segundos)

Créditos

Creado por Shobhit Dimri
Instituto de Tecnología Bipin Tripathi Kumaon (BTKIT), Dwarahat
¡Shobhit Dimri ha creado esta calculadora y 900+ más calculadoras!
Verificada por Urvi Rathod
Facultad de Ingeniería del Gobierno de Vishwakarma (VGEC), Ahmedabad
¡Urvi Rathod ha verificado esta calculadora y 1900+ más calculadoras!

13 Características de retardo CMOS Calculadoras

aumento de retraso
Vamos Aumento del retraso = Retraso de subida intrínseca+(Resistencia al aumento*Capacitancia de retardo)+(Subida de pendiente*Retraso Anterior)
Retraso de la puerta AND-OR en la celda gris
Vamos Retraso de la puerta AND OR = (Retraso de ruta crítica-Retraso total de propagación-Retardo de puerta XOR)/(Puertas en el camino crítico-1)
Retraso de puertas de propagación de 1 bit
Vamos Retraso total de propagación = Retraso de ruta crítica-((Puertas en el camino crítico-1)*Retraso de la puerta AND OR+Retardo de puerta XOR)
Retardo de propagación en el circuito
Vamos Retardo de propagación del circuito = (Retardo de propagación de mayor a menor+Retraso de propagación de bajo a alto)/2
Retardo de propagación sin capacitancia parásita
Vamos Capacidad de retardo de propagación = Retardo de propagación del circuito/Retraso normalizado
Línea de retardo controlada por voltaje
Vamos Línea de retardo controlada por voltaje = Retraso de pequeña desviación/Ganancia de VCDL
Retraso de pequeña desviación
Vamos Retraso de pequeña desviación = Ganancia de VCDL*Línea de retardo controlada por voltaje
Ganancia de VCDL
Vamos Ganancia de VCDL = Retraso de pequeña desviación/Línea de retardo controlada por voltaje
Retardo de propagación
Vamos Retraso total de propagación = Retraso normalizado*Capacidad de retardo de propagación
Retraso normalizado
Vamos Retraso normalizado = Retraso total de propagación/Capacidad de retardo de propagación
Hora de levantarse
Vamos Hora de levantarse = 2*Tasa de borde-Otoño
Tasa de borde
Vamos Tasa de borde = (Hora de levantarse+Otoño)/2
Otoño
Vamos Otoño = 2*Tasa de borde-Hora de levantarse

Retardo de propagación sin capacitancia parásita Fórmula

Capacidad de retardo de propagación = Retardo de propagación del circuito/Retraso normalizado
tc = tckt/d

¿Explicar el dimensionamiento del inversor?

Para impulsar la capacidad de carga deseada, tenemos que aumentar el tamaño (ancho) de los inversores para obtener un rendimiento optimizado.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!