लघु विचलन देरी उपाय

चरण 0: पूर्व-गणना सारांश
प्रयुक्त सूत्र
छोटा विचलन विलंब = वीसीडीएल लाभ*वोल्टेज-नियंत्रित विलंब रेखा
ΔTout = Kvcdl*ΔVctrl
यह सूत्र 3 वेरिएबल का उपयोग करता है
चर
छोटा विचलन विलंब - छोटा विचलन विलंब जहां निम्न मानक विचलन इंगित करता है कि मान सेट के माध्य के करीब होते हैं, जबकि उच्च मानक विचलन इंगित करता है कि मान व्यापक श्रेणी में फैले हुए हैं।
वीसीडीएल लाभ - वीसीडीएल लाभ इनपुट से आउटपुट तक का लाभ आउटपुट है।
वोल्टेज-नियंत्रित विलंब रेखा - (में मापा गया वोल्ट) - वोल्टेज-नियंत्रित विलंब लाइन को वोल्टेज-नियंत्रित विलंब सर्किट के रूप में परिभाषित किया गया है जिसमें चरण-लॉक लूप (पीएलएल) सर्किट में एन-प्रकार इन्वर्टर विलंब सर्किट और वोल्टेज-नियंत्रित विलंब लाइन (वीसीडीएल) शामिल हैं।
चरण 1: इनपुट को आधार इकाई में बदलें
वीसीडीएल लाभ: 4 --> कोई रूपांतरण आवश्यक नहीं है
वोल्टेज-नियंत्रित विलंब रेखा: 2 वोल्ट --> 2 वोल्ट कोई रूपांतरण आवश्यक नहीं है
चरण 2: फॉर्मूला का मूल्यांकन करें
फॉर्मूला में इनपुट वैल्यू को तैयार करना
ΔTout = Kvcdl*ΔVctrl --> 4*2
मूल्यांकन हो रहा है ... ...
ΔTout = 8
चरण 3: परिणाम को आउटपुट की इकाई में बदलें
8 --> कोई रूपांतरण आवश्यक नहीं है
आख़री जवाब
8 <-- छोटा विचलन विलंब
(गणना 00.004 सेकंड में पूरी हुई)

क्रेडिट

Creator Image
के द्वारा बनाई गई शोभित डिमरी
बिपिन त्रिपाठी कुमाऊँ प्रौद्योगिकी संस्थान (BTKIT), द्वाराहाट
शोभित डिमरी ने इस कैलकुलेटर और 900+ अधिक कैलकुलेटर को बनाए है!
Verifier Image
के द्वारा सत्यापित उर्वी राठौड़
विश्वकर्मा गवर्नमेंट इंजीनियरिंग कॉलेज (वीजीईसी), अहमदाबाद
उर्वी राठौड़ ने इस कैलकुलेटर और 1900+ को अधिक कैलकुलेटर से सत्यापित किया है!

13 सीएमओएस विलंब विशेषताएँ कैलक्युलेटर्स

विलंब उदय
​ जाओ विलंब वृद्धि = आंतरिक वृद्धि विलंब+(प्रतिरोध में वृद्धि*विलंब समाई)+(ढलान का उदय*विलंब पिछला)
ग्रे सेल में AND-OR गेट की देरी
​ जाओ AND OR गेट का विलंब = (गंभीर पथ विलंब-कुल प्रसार विलंब-एक्सओआर गेट विलंब)/(क्रिटिकल पाथ पर गेट्स-1)
1-बिट प्रोपेगेट गेट्स की देरी
​ जाओ कुल प्रसार विलंब = गंभीर पथ विलंब-((क्रिटिकल पाथ पर गेट्स-1)*AND OR गेट का विलंब+एक्सओआर गेट विलंब)
सर्किट में प्रसार विलंब
​ जाओ सर्किट प्रसार विलंब = (प्रसार विलंब उच्च से निम्न+प्रसार विलंब निम्न से उच्च)/2
वोल्टेज-नियंत्रित विलंब रेखा
​ जाओ वोल्टेज-नियंत्रित विलंब रेखा = छोटा विचलन विलंब/वीसीडीएल लाभ
लघु विचलन देरी
​ जाओ छोटा विचलन विलंब = वीसीडीएल लाभ*वोल्टेज-नियंत्रित विलंब रेखा
वीसीडीएल लाभ
​ जाओ वीसीडीएल लाभ = छोटा विचलन विलंब/वोल्टेज-नियंत्रित विलंब रेखा
परजीवी समाई के बिना प्रसार विलंब
​ जाओ प्रसार विलंब समाई = सर्किट प्रसार विलंब/सामान्यीकृत विलंब
सामान्यीकृत विलंब
​ जाओ सामान्यीकृत विलंब = कुल प्रसार विलंब/प्रसार विलंब समाई
प्रचार देरी
​ जाओ कुल प्रसार विलंब = सामान्यीकृत विलंब*प्रसार विलंब समाई
धार दर
​ जाओ बढ़त दर = (वृद्धि समय+पतझड़ का समय)/2
पतझड़ का समय
​ जाओ पतझड़ का समय = 2*बढ़त दर-वृद्धि समय
वृद्धि समय
​ जाओ वृद्धि समय = 2*बढ़त दर-पतझड़ का समय

लघु विचलन देरी सूत्र

छोटा विचलन विलंब = वीसीडीएल लाभ*वोल्टेज-नियंत्रित विलंब रेखा
ΔTout = Kvcdl*ΔVctrl

विलंब रेखा क्या है?

चर देरी लाइन नियंत्रण इनपुट द्वारा निर्देशित के रूप में अपने इनपुट और आउटपुट घड़ियों के बीच देरी को समायोजित करता है। नियंत्रण इनपुट एक वोल्टेज, करंट, डिजिटल नंबर आदि हो सकता है। आमतौर पर वोल्टेज नियंत्रित देरी लाइन (वीसीडीएल) का उपयोग किया जाता है।

लघु विचलन देरी की गणना कैसे करें?

लघु विचलन देरी के लिए ऑनलाइन कैलकुलेटर पर, कृपया वीसीडीएल लाभ (Kvcdl), वीसीडीएल लाभ इनपुट से आउटपुट तक का लाभ आउटपुट है। के रूप में & वोल्टेज-नियंत्रित विलंब रेखा (ΔVctrl), वोल्टेज-नियंत्रित विलंब लाइन को वोल्टेज-नियंत्रित विलंब सर्किट के रूप में परिभाषित किया गया है जिसमें चरण-लॉक लूप (पीएलएल) सर्किट में एन-प्रकार इन्वर्टर विलंब सर्किट और वोल्टेज-नियंत्रित विलंब लाइन (वीसीडीएल) शामिल हैं। के रूप में डालें। कृपया लघु विचलन देरी गणना को पूर्ण करने के लिए कैलकुलेट बटन का उपयोग करें।

लघु विचलन देरी गणना

लघु विचलन देरी कैलकुलेटर, छोटा विचलन विलंब की गणना करने के लिए Small Deviation Delay = वीसीडीएल लाभ*वोल्टेज-नियंत्रित विलंब रेखा का उपयोग करता है। लघु विचलन देरी ΔTout को लघु विचलन विलंब सूत्र को निम्न मानक विचलन के रूप में परिभाषित किया गया है। यह इंगित करता है कि मान सेट के माध्य (जिसे अपेक्षित मान भी कहा जाता है) के करीब होते हैं, जबकि एक उच्च मानक विचलन इंगित करता है कि मान व्यापक श्रेणी में फैले हुए हैं। के रूप में परिभाषित किया गया है। यहाँ लघु विचलन देरी गणना को संख्या में समझा जा सकता है - 8 = 4*2. आप और अधिक लघु विचलन देरी उदाहरण यहाँ देख सकते हैं -

FAQ

लघु विचलन देरी क्या है?
लघु विचलन देरी लघु विचलन विलंब सूत्र को निम्न मानक विचलन के रूप में परिभाषित किया गया है। यह इंगित करता है कि मान सेट के माध्य (जिसे अपेक्षित मान भी कहा जाता है) के करीब होते हैं, जबकि एक उच्च मानक विचलन इंगित करता है कि मान व्यापक श्रेणी में फैले हुए हैं। है और इसे ΔTout = Kvcdl*ΔVctrl या Small Deviation Delay = वीसीडीएल लाभ*वोल्टेज-नियंत्रित विलंब रेखा के रूप में दर्शाया जाता है।
लघु विचलन देरी की गणना कैसे करें?
लघु विचलन देरी को लघु विचलन विलंब सूत्र को निम्न मानक विचलन के रूप में परिभाषित किया गया है। यह इंगित करता है कि मान सेट के माध्य (जिसे अपेक्षित मान भी कहा जाता है) के करीब होते हैं, जबकि एक उच्च मानक विचलन इंगित करता है कि मान व्यापक श्रेणी में फैले हुए हैं। Small Deviation Delay = वीसीडीएल लाभ*वोल्टेज-नियंत्रित विलंब रेखा ΔTout = Kvcdl*ΔVctrl के रूप में परिभाषित किया गया है। लघु विचलन देरी की गणना करने के लिए, आपको वीसीडीएल लाभ (Kvcdl) & वोल्टेज-नियंत्रित विलंब रेखा (ΔVctrl) की आवश्यकता है। हमारे टूल के द्वारा, आपको वीसीडीएल लाभ इनपुट से आउटपुट तक का लाभ आउटपुट है। & वोल्टेज-नियंत्रित विलंब लाइन को वोल्टेज-नियंत्रित विलंब सर्किट के रूप में परिभाषित किया गया है जिसमें चरण-लॉक लूप (पीएलएल) सर्किट में एन-प्रकार इन्वर्टर विलंब सर्किट और वोल्टेज-नियंत्रित विलंब लाइन (वीसीडीएल) शामिल हैं। के लिए संबंधित मान दर्ज करने और कैलकुलेट बटन को क्लिक करने की आवश्यकता है।
Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!