MTBF aceitável Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
MTBF aceitável = 1/Probabilidade de falha do sincronizador
MTBF = 1/Pfail
Esta fórmula usa 2 Variáveis
Variáveis Usadas
MTBF aceitável - O MTBF aceitável é definido como o tempo médio entre falhas que aumenta exponencialmente com o tempo de ciclo.
Probabilidade de falha do sincronizador - A probabilidade de falha do sincronizador é definida como os momentos em que é provável que ocorra falha do sincronizador.
ETAPA 1: Converter entrada (s) em unidade de base
Probabilidade de falha do sincronizador: 0.4 --> Nenhuma conversão necessária
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
MTBF = 1/Pfail --> 1/0.4
Avaliando ... ...
MTBF = 2.5
PASSO 3: Converta o Resultado em Unidade de Saída
2.5 --> Nenhuma conversão necessária
RESPOSTA FINAL
2.5 <-- MTBF aceitável
(Cálculo concluído em 00.004 segundos)

Créditos

Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

17 Características de tempo CMOS Calculadoras

Porta NAND de tensão XOR
Vai Tensão XOR Nand Gate = (Capacitância 2*Tensão do Coletor Base)/(Capacitância 1+Capacitância 2)
Tempo de abertura para entrada descendente
Vai Tempo de abertura para entrada descendente = Tempo de configuração em baixa lógica+Tempo de espera em High Logic
Tempo de configuração na lógica baixa
Vai Tempo de configuração em baixa lógica = Tempo de abertura para entrada descendente-Tempo de espera em High Logic
Tempo de espera na lógica alta
Vai Tempo de espera em High Logic = Tempo de abertura para entrada descendente-Tempo de configuração em baixa lógica
Tempo de abertura para entrada crescente
Vai Tempo de abertura para entrada crescente = Tempo de configuração em High Logic+Tempo de espera em baixa lógica
Tempo de Configuração em Alta Lógica
Vai Tempo de configuração em High Logic = Tempo de abertura para entrada crescente-Tempo de espera em baixa lógica
Tempo de espera na lógica baixa
Vai Tempo de espera em baixa lógica = Tempo de abertura para entrada crescente-Tempo de configuração em High Logic
Fase XOR Fase do detector com referência à corrente do detector
Vai Fase do detector de fase XOR = Corrente do detector de fase XOR/Tensão Média do Detector de Fase XOR
Tensão Média do Detector de Fase
Vai Tensão Média do Detector de Fase XOR = Corrente do detector de fase XOR/Fase do detector de fase XOR
Corrente do detector de fase XOR
Vai Corrente do detector de fase XOR = Fase do detector de fase XOR*Tensão Média do Detector de Fase XOR
Tensão do Detector de Fase XOR
Vai Tensão do Detector de Fase XOR = Fase do detector de fase XOR*Tensão Média do Detector de Fase XOR
Fase do detector de fase XOR
Vai Fase do detector de fase XOR = Tensão do Detector de Fase XOR/Tensão Média do Detector de Fase XOR
Tensão de deslocamento de sinal pequeno
Vai Tensão de deslocamento de sinal pequeno = Tensão inicial do nó-Tensão metaestável
Tensão Inicial do Nó A
Vai Tensão inicial do nó = Tensão metaestável+Tensão de deslocamento de sinal pequeno
Tensão Metaestável
Vai Tensão metaestável = Tensão inicial do nó-Tensão de deslocamento de sinal pequeno
Probabilidade de falha do sincronizador
Vai Probabilidade de falha do sincronizador = 1/MTBF aceitável
MTBF aceitável
Vai MTBF aceitável = 1/Probabilidade de falha do sincronizador

MTBF aceitável Fórmula

MTBF aceitável = 1/Probabilidade de falha do sincronizador
MTBF = 1/Pfail

O que é probabilidade de sinal aleatório?

Quando o sinal aleatório digital é estacionário, a distribuição de probabilidade conjunta não muda com o tempo. Isso significa que as estatísticas do sinal (média e variância) e sua estrutura de frequência permanecem inalteradas em diferentes períodos de tempo.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!