Tensão Metaestável Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Tensão metaestável = Tensão inicial do nó-Tensão de deslocamento de sinal pequeno
Vm = A0-a0
Esta fórmula usa 3 Variáveis
Variáveis Usadas
Tensão metaestável - (Medido em Volt) - A tensão metaestável é definida como a tensão que é perturbada e eventualmente atinge um valor lógico durante um estado de energia muito alta.
Tensão inicial do nó - (Medido em Volt) - A tensão inicial do nó é definida como a tensão no momento inicial quando t está em 0 segundo, ou seja, tensão na qual nenhuma corrente é consumida.
Tensão de deslocamento de sinal pequeno - (Medido em Volt) - A tensão de deslocamento de sinal pequeno é definida como a tensão que deve ser aplicada à entrada para fazer com que a saída seja 0.
ETAPA 1: Converter entrada (s) em unidade de base
Tensão inicial do nó: 18 Volt --> 18 Volt Nenhuma conversão necessária
Tensão de deslocamento de sinal pequeno: 10 Volt --> 10 Volt Nenhuma conversão necessária
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
Vm = A0-a0 --> 18-10
Avaliando ... ...
Vm = 8
PASSO 3: Converta o Resultado em Unidade de Saída
8 Volt --> Nenhuma conversão necessária
RESPOSTA FINAL
8 Volt <-- Tensão metaestável
(Cálculo concluído em 00.004 segundos)

Créditos

Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

17 Características de tempo CMOS Calculadoras

Porta NAND de tensão XOR
Vai Tensão XOR Nand Gate = (Capacitância 2*Tensão do Coletor Base)/(Capacitância 1+Capacitância 2)
Tempo de configuração na lógica baixa
Vai Tempo de configuração em baixa lógica = Tempo de abertura para entrada descendente-Tempo de espera em High Logic
Tempo de espera na lógica alta
Vai Tempo de espera em High Logic = Tempo de abertura para entrada descendente-Tempo de configuração em baixa lógica
Tempo de abertura para entrada descendente
Vai Tempo de abertura para entrada descendente = Tempo de configuração em baixa lógica+Tempo de espera em High Logic
Tempo de Configuração em Alta Lógica
Vai Tempo de configuração em High Logic = Tempo de abertura para entrada crescente-Tempo de espera em baixa lógica
Tempo de espera na lógica baixa
Vai Tempo de espera em baixa lógica = Tempo de abertura para entrada crescente-Tempo de configuração em High Logic
Tempo de abertura para entrada crescente
Vai Tempo de abertura para entrada crescente = Tempo de configuração em High Logic+Tempo de espera em baixa lógica
Fase XOR Fase do detector com referência à corrente do detector
Vai Fase do detector de fase XOR = Corrente do detector de fase XOR/Tensão Média do Detector de Fase XOR
Tensão Média do Detector de Fase
Vai Tensão Média do Detector de Fase XOR = Corrente do detector de fase XOR/Fase do detector de fase XOR
Corrente do detector de fase XOR
Vai Corrente do detector de fase XOR = Fase do detector de fase XOR*Tensão Média do Detector de Fase XOR
Fase do detector de fase XOR
Vai Fase do detector de fase XOR = Tensão do Detector de Fase XOR/Tensão Média do Detector de Fase XOR
Tensão do Detector de Fase XOR
Vai Tensão do Detector de Fase XOR = Fase do detector de fase XOR*Tensão Média do Detector de Fase XOR
Tensão de deslocamento de sinal pequeno
Vai Tensão de deslocamento de sinal pequeno = Tensão inicial do nó-Tensão metaestável
Tensão Inicial do Nó A
Vai Tensão inicial do nó = Tensão metaestável+Tensão de deslocamento de sinal pequeno
Tensão Metaestável
Vai Tensão metaestável = Tensão inicial do nó-Tensão de deslocamento de sinal pequeno
Probabilidade de falha do sincronizador
Vai Probabilidade de falha do sincronizador = 1/MTBF aceitável
MTBF aceitável
Vai MTBF aceitável = 1/Probabilidade de falha do sincronizador

Tensão Metaestável Fórmula

Tensão metaestável = Tensão inicial do nó-Tensão de deslocamento de sinal pequeno
Vm = A0-a0

O que é estado metaestável em VLSI?

Metaestabilidade em eletrônica é a capacidade de um sistema eletrônico digital persistir por um tempo ilimitado em um equilíbrio instável ou estado metaestável. Em estados metaestáveis, o circuito pode ser incapaz de se estabelecer em um nível lógico estável '0' ou '1' dentro do tempo necessário para a operação adequada do circuito.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!