Tensão do Detector de Fase XOR Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Tensão do Detector de Fase XOR = Fase do detector de fase XOR*Tensão Média do Detector de Fase XOR
Vpd = Φerr*Kpd
Esta fórmula usa 3 Variáveis
Variáveis Usadas
Tensão do Detector de Fase XOR - (Medido em Volt) - A tensão do detector de fase XOR é a tensão de saída do comparador de fase.
Fase do detector de fase XOR - (Medido em Radiano) - Detector de fase XOR Fase onde o detector de fase é um misturador de frequência, um multiplicador analógico que gera um sinal de tensão que representa a diferença de fase entre duas entradas de sinal.
Tensão Média do Detector de Fase XOR - (Medido em Volt) - A tensão média do detector de fase XOR é a média de todos os valores instantâneos ao longo do eixo do tempo, sendo o tempo um período completo, (T).
ETAPA 1: Converter entrada (s) em unidade de base
Fase do detector de fase XOR: 9.3 Grau --> 0.162315620435442 Radiano (Verifique a conversão aqui)
Tensão Média do Detector de Fase XOR: 3.08 Volt --> 3.08 Volt Nenhuma conversão necessária
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
Vpd = Φerr*Kpd --> 0.162315620435442*3.08
Avaliando ... ...
Vpd = 0.499932110941161
PASSO 3: Converta o Resultado em Unidade de Saída
0.499932110941161 Volt --> Nenhuma conversão necessária
RESPOSTA FINAL
0.499932110941161 0.499932 Volt <-- Tensão do Detector de Fase XOR
(Cálculo concluído em 00.021 segundos)

Créditos

Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

17 Características de tempo CMOS Calculadoras

Porta NAND de tensão XOR
Vai Tensão XOR Nand Gate = (Capacitância 2*Tensão do Coletor Base)/(Capacitância 1+Capacitância 2)
Tempo de configuração na lógica baixa
Vai Tempo de configuração em baixa lógica = Tempo de abertura para entrada descendente-Tempo de espera em High Logic
Tempo de espera na lógica alta
Vai Tempo de espera em High Logic = Tempo de abertura para entrada descendente-Tempo de configuração em baixa lógica
Tempo de abertura para entrada descendente
Vai Tempo de abertura para entrada descendente = Tempo de configuração em baixa lógica+Tempo de espera em High Logic
Tempo de Configuração em Alta Lógica
Vai Tempo de configuração em High Logic = Tempo de abertura para entrada crescente-Tempo de espera em baixa lógica
Tempo de espera na lógica baixa
Vai Tempo de espera em baixa lógica = Tempo de abertura para entrada crescente-Tempo de configuração em High Logic
Tempo de abertura para entrada crescente
Vai Tempo de abertura para entrada crescente = Tempo de configuração em High Logic+Tempo de espera em baixa lógica
Fase XOR Fase do detector com referência à corrente do detector
Vai Fase do detector de fase XOR = Corrente do detector de fase XOR/Tensão Média do Detector de Fase XOR
Tensão Média do Detector de Fase
Vai Tensão Média do Detector de Fase XOR = Corrente do detector de fase XOR/Fase do detector de fase XOR
Corrente do detector de fase XOR
Vai Corrente do detector de fase XOR = Fase do detector de fase XOR*Tensão Média do Detector de Fase XOR
Fase do detector de fase XOR
Vai Fase do detector de fase XOR = Tensão do Detector de Fase XOR/Tensão Média do Detector de Fase XOR
Tensão do Detector de Fase XOR
Vai Tensão do Detector de Fase XOR = Fase do detector de fase XOR*Tensão Média do Detector de Fase XOR
Tensão de deslocamento de sinal pequeno
Vai Tensão de deslocamento de sinal pequeno = Tensão inicial do nó-Tensão metaestável
Tensão Inicial do Nó A
Vai Tensão inicial do nó = Tensão metaestável+Tensão de deslocamento de sinal pequeno
Tensão Metaestável
Vai Tensão metaestável = Tensão inicial do nó-Tensão de deslocamento de sinal pequeno
Probabilidade de falha do sincronizador
Vai Probabilidade de falha do sincronizador = 1/MTBF aceitável
MTBF aceitável
Vai MTBF aceitável = 1/Probabilidade de falha do sincronizador

Tensão do Detector de Fase XOR Fórmula

Tensão do Detector de Fase XOR = Fase do detector de fase XOR*Tensão Média do Detector de Fase XOR
Vpd = Φerr*Kpd

O que é o XOR Gate?

A porta XOR (às vezes EOR ou EXOR e pronunciada como OU exclusiva) é uma porta lógica digital que fornece uma saída verdadeira (1 ou HIGH) quando o número de entradas verdadeiras é ímpar. Um portão XOR implementa um ou exclusivo; isto é, uma saída verdadeira resulta se uma, e apenas uma, das entradas para a porta for verdadeira.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!