Retard du chemin critique de l'additionneur de report d'ondulation Solution

ÉTAPE 0: Résumé du pré-calcul
Formule utilisée
Temps d'ondulation = Délai de propagation+(Portes sur le chemin critique-1)*Délai de porte ET-OU+Délai XOR
Tripple = tpg+(Ngates-1)*Tao+Txor
Cette formule utilise 5 Variables
Variables utilisées
Temps d'ondulation - (Mesuré en Deuxième) - Le temps d'ondulation d'un circuit additionneur à ondulation de retenue est défini comme le temps calculé pour le retard du chemin critique.
Délai de propagation - (Mesuré en Deuxième) - Le délai de propagation fait généralement référence au temps de montée ou de descente des portes logiques. C'est le temps qu'il faut à une porte logique pour changer son état de sortie en fonction d'un changement de l'état d'entrée.
Portes sur le chemin critique - Les portes sur le chemin critique sont définies comme le nombre total de portes logiques requises pendant un temps de cycle dans CMOS.
Délai de porte ET-OU - (Mesuré en Deuxième) - Le délai de la porte ET-OU dans la cellule grise est défini comme le retard du temps de calcul dans la porte ET/OU lorsque la logique la traverse.
Délai XOR - (Mesuré en Deuxième) - XOR Delay est le délai de propagation de la porte XOR.
ÉTAPE 1: Convertir les entrées en unité de base
Délai de propagation: 8.01 Nanoseconde --> 8.01E-09 Deuxième (Vérifiez la conversion ​ici)
Portes sur le chemin critique: 11 --> Aucune conversion requise
Délai de porte ET-OU: 2.05 Nanoseconde --> 2.05E-09 Deuxième (Vérifiez la conversion ​ici)
Délai XOR: 1.49 Nanoseconde --> 1.49E-09 Deuxième (Vérifiez la conversion ​ici)
ÉTAPE 2: Évaluer la formule
Remplacement des valeurs d'entrée dans la formule
Tripple = tpg+(Ngates-1)*Tao+Txor --> 8.01E-09+(11-1)*2.05E-09+1.49E-09
Évaluer ... ...
Tripple = 3E-08
ÉTAPE 3: Convertir le résultat en unité de sortie
3E-08 Deuxième -->30 Nanoseconde (Vérifiez la conversion ​ici)
RÉPONSE FINALE
30 Nanoseconde <-- Temps d'ondulation
(Calcul effectué en 00.004 secondes)

Crédits

Creator Image
Créé par Shobhit Dimri
Institut de technologie Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri a créé cette calculatrice et 900+ autres calculatrices!
Verifier Image
Vérifié par Urvi Rathod
Collège d'ingénierie du gouvernement de Vishwakarma (VGEC), Ahmedabad
Urvi Rathod a validé cette calculatrice et 1900+ autres calculatrices!

19 Sous-système de chemin de données de tableau Calculatrices

Retard du multiplexeur
​ Aller Retard du multiplexeur = (Délai de l'additionneur de saut de retenue-(Délai de propagation+(2*(Porte ET à entrée N-1)*Délai de porte ET-OU)-Délai XOR))/(Entrée K ET Porte-1)
Délai d'additionneur de report
​ Aller Délai de l'additionneur de saut de retenue = Délai de propagation+2*(Porte ET à entrée N-1)*Délai de porte ET-OU+(Entrée K ET Porte-1)*Retard du multiplexeur+Délai XOR
Délai d'additionneur de portage
​ Aller Délai d'additionneur de portage = Délai de propagation+Délai de propagation du groupe+((Porte ET à entrée N-1)+(Entrée K ET Porte-1))*Délai de porte ET-OU+Délai XOR
Délai d'additionneur d'augmentation de report
​ Aller Délai de l'additionneur d'incrément de report = Délai de propagation+Délai de propagation du groupe+(Entrée K ET Porte-1)*Délai de porte ET-OU+Délai XOR
Retard critique dans les portes
​ Aller Retard critique dans les portes = Délai de propagation+(Porte ET à entrée N+(Entrée K ET Porte-2))*Délai de porte ET-OU+Retard du multiplexeur
Délai de propagation de groupe
​ Aller Délai de propagation = Délai de l'additionneur d'arbre-(log2(Fréquence absolue)*Délai de porte ET-OU+Délai XOR)
Délai d'additionneur d'arbre
​ Aller Délai de l'additionneur d'arbre = Délai de propagation+log2(Fréquence absolue)*Délai de porte ET-OU+Délai XOR
Capacité de cellule
​ Aller Capacité cellulaire = (Capacité des bits*2*Variation de tension sur Bitline)/(Tension positive-(Variation de tension sur Bitline*2))
Capacité de bit
​ Aller Capacité des bits = ((Tension positive*Capacité cellulaire)/(2*Variation de tension sur Bitline))-Capacité cellulaire
Variation de tension sur Bitline
​ Aller Variation de tension sur Bitline = (Tension positive/2)*Capacité cellulaire/(Capacité cellulaire+Capacité des bits)
Délai « XOR »
​ Aller Délai XOR = Temps d'ondulation-(Délai de propagation+(Portes sur le chemin critique-1)*Délai de porte ET-OU)
Retard du chemin critique de l'additionneur de report d'ondulation
​ Aller Temps d'ondulation = Délai de propagation+(Portes sur le chemin critique-1)*Délai de porte ET-OU+Délai XOR
Capacité au sol
​ Aller Capacité au sol = ((Tension de l'agresseur*Capacité adjacente)/Tension de la victime)-Capacité adjacente
Zone de mémoire contenant N bits
​ Aller Zone de cellule mémoire = (Zone d'une cellule mémoire d'un bit*Fréquence absolue)/Efficacité de la baie
Zone de cellule mémoire
​ Aller Zone d'une cellule mémoire d'un bit = (Efficacité de la baie*Zone de cellule mémoire)/Fréquence absolue
Efficacité de la baie
​ Aller Efficacité de la baie = (Zone d'une cellule mémoire d'un bit*Fréquence absolue)/Zone de cellule mémoire
N-Bit Carry-Skip Adder
​ Aller Additionneur de sauts de transport N-bits = Porte ET à entrée N*Entrée K ET Porte
Porte 'Et' d'entrée K
​ Aller Entrée K ET Porte = Additionneur de sauts de transport N-bits/Porte ET à entrée N
Porte 'Et' d'entrée N
​ Aller Porte ET à entrée N = Additionneur de sauts de transport N-bits/Entrée K ET Porte

Retard du chemin critique de l'additionneur de report d'ondulation Formule

Temps d'ondulation = Délai de propagation+(Portes sur le chemin critique-1)*Délai de porte ET-OU+Délai XOR
Tripple = tpg+(Ngates-1)*Tao+Txor

Quelle est la signification de l'additionneur de report-saut ?

Un additionneur de report-saut est une implémentation d'additionneur qui améliore le délai d'un additionneur de report d'ondulation avec peu d'effort par rapport aux autres additionneurs. L'amélioration du délai dans le pire des cas est obtenue en utilisant plusieurs additionneurs de report-saut pour former un additionneur de bloc-report-saut. Contrairement à d'autres additionneurs rapides, les performances de l'additionneur de report-saut sont augmentées avec seulement certaines des combinaisons de bits d'entrée. Cela signifie que l'amélioration de la vitesse n'est que probabiliste.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!