सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध उपाय

चरण 0: पूर्व-गणना सारांश
प्रयुक्त सूत्र
कलेक्टर प्रतिरोध = सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध
Rc = Rsig*(1+gm*RL)+RL
यह सूत्र 4 वेरिएबल का उपयोग करता है
चर
कलेक्टर प्रतिरोध - (में मापा गया ओम) - कलेक्टर प्रतिरोध उस प्रतिरोध को संदर्भित करता है जो ट्रांजिस्टर के कलेक्टर सर्किट में मौजूद होता है।
सिग्नल प्रतिरोध - (में मापा गया ओम) - सिग्नल प्रतिरोध वह प्रतिरोध है जो सिग्नल वोल्टेज स्रोत बनाम एम्पलीफायर से खिलाया जाता है।
transconductance - (में मापा गया सीमेंस) - ट्रांसकंडक्टेंस एक सक्रिय डिवाइस के इनपुट टर्मिनल पर आउटपुट टर्मिनल पर करंट में परिवर्तन और वोल्टेज में परिवर्तन का अनुपात है।
भार प्रतिरोध - (में मापा गया ओम) - लोड प्रतिरोध एक सर्किट का संचयी प्रतिरोध है, जैसा कि उस सर्किट को चलाने वाले वोल्टेज, करंट या पावर स्रोत द्वारा देखा जाता है।
चरण 1: इनपुट को आधार इकाई में बदलें
सिग्नल प्रतिरोध: 1.25 किलोहम --> 1250 ओम (रूपांतरण की जाँच करें ​यहाँ)
transconductance: 4.8 मिलिसिएमेंस --> 0.0048 सीमेंस (रूपांतरण की जाँच करें ​यहाँ)
भार प्रतिरोध: 1.49 किलोहम --> 1490 ओम (रूपांतरण की जाँच करें ​यहाँ)
चरण 2: फॉर्मूला का मूल्यांकन करें
फॉर्मूला में इनपुट वैल्यू को तैयार करना
Rc = Rsig*(1+gm*RL)+RL --> 1250*(1+0.0048*1490)+1490
मूल्यांकन हो रहा है ... ...
Rc = 11680
चरण 3: परिणाम को आउटपुट की इकाई में बदलें
11680 ओम -->11.68 किलोहम (रूपांतरण की जाँच करें ​यहाँ)
आख़री जवाब
11.68 किलोहम <-- कलेक्टर प्रतिरोध
(गणना 00.004 सेकंड में पूरी हुई)

क्रेडिट

Creator Image
के द्वारा बनाई गई पायल प्रिया
बिरसा प्रौद्योगिकी संस्थान (बीआईटी), सिंदरी
पायल प्रिया ने इस कैलकुलेटर और 600+ अधिक कैलकुलेटर को बनाए है!
Verifier Image
के द्वारा सत्यापित उर्वी राठौड़
विश्वकर्मा गवर्नमेंट इंजीनियरिंग कॉलेज (वीजीईसी), अहमदाबाद
उर्वी राठौड़ ने इस कैलकुलेटर और 1900+ को अधिक कैलकुलेटर से सत्यापित किया है!

8 सीई एम्पलीफायर की प्रतिक्रिया कैलक्युलेटर्स

हाई-फ़्रीक्वेंसी बैंड दिया गया कॉम्प्लेक्स फ़्रीक्वेंसी वेरिएबल
​ जाओ मिड बैंड में एम्पलीफायर गेन = sqrt(((1+(3 डीबी आवृत्ति/आवृत्ति))*(1+(3 डीबी आवृत्ति/आवृत्ति का अवलोकन किया गया)))/((1+(3 डीबी आवृत्ति/ध्रुव आवृत्ति))*(1+(3 डीबी आवृत्ति/द्वितीय ध्रुव आवृत्ति))))
सीई एम्पलीफायर का प्रभावी उच्च आवृत्ति समय स्थिरांक
​ जाओ प्रभावी उच्च आवृत्ति समय स्थिरांक = बेस एमिटर कैपेसिटेंस*सिग्नल प्रतिरोध+(कलेक्टर बेस जंक्शन कैपेसिटेंस*(सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध))+(समाई*भार प्रतिरोध)
सीई एम्पलीफायर के उच्च आवृत्ति लाभ में इनपुट कैपेसिटेंस
​ जाओ इनपुट कैपेसिटेंस = कलेक्टर बेस जंक्शन कैपेसिटेंस+बेस एमिटर कैपेसिटेंस*(1+(transconductance*भार प्रतिरोध))
सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध
​ जाओ कलेक्टर प्रतिरोध = सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध
सीई एम्पलीफायर का उच्च-आवृत्ति लाभ
​ जाओ उच्च आवृत्ति प्रतिक्रिया = ऊपरी 3-डीबी आवृत्ति/(2*pi)
सीई एम्पलीफायर की ऊपरी 3 डीबी आवृत्ति
​ जाओ ऊपरी 3-डीबी आवृत्ति = 2*pi*उच्च आवृत्ति प्रतिक्रिया
डिस्क्रीट-सर्किट एम्पलीफायर में एम्पलीफायर बैंडविड्थ
​ जाओ एम्पलीफायर बैंडविड्थ = उच्च आवृत्ति-कम बार होना
सीई एम्पलीफायर का मिड बैंड गेन
​ जाओ मध्य बैंड लाभ = आउटपुट वोल्टेज/सीमा वोल्टेज

25 सामान्य स्टेज एम्प्लीफायर कैलक्युलेटर्स

हाई-फ़्रीक्वेंसी बैंड दिया गया कॉम्प्लेक्स फ़्रीक्वेंसी वेरिएबल
​ जाओ मिड बैंड में एम्पलीफायर गेन = sqrt(((1+(3 डीबी आवृत्ति/आवृत्ति))*(1+(3 डीबी आवृत्ति/आवृत्ति का अवलोकन किया गया)))/((1+(3 डीबी आवृत्ति/ध्रुव आवृत्ति))*(1+(3 डीबी आवृत्ति/द्वितीय ध्रुव आवृत्ति))))
सीई एम्पलीफायर का प्रभावी उच्च आवृत्ति समय स्थिरांक
​ जाओ प्रभावी उच्च आवृत्ति समय स्थिरांक = बेस एमिटर कैपेसिटेंस*सिग्नल प्रतिरोध+(कलेक्टर बेस जंक्शन कैपेसिटेंस*(सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध))+(समाई*भार प्रतिरोध)
सीजी एम्पलीफायर की उच्च आवृत्ति प्रतिक्रिया में ओपन सर्किट टाइम कॉन्स्टेंट
​ जाओ ओपन सर्किट समय स्थिरांक = गेट टू सोर्स कैपेसिटेंस*(1/सिग्नल प्रतिरोध+transconductance)+(समाई+गेट टू ड्रेन कैपेसिटेंस)*भार प्रतिरोध
सीएस एम्पलीफायर के ओपन सर्किट टाइम कॉन्स्टेंट मेथड में टेस्ट करेंट
​ जाओ वर्तमान का परीक्षण करें = transconductance*गेट टू सोर्स वोल्टेज+(परीक्षण वोल्टेज+गेट टू सोर्स वोल्टेज)/भार प्रतिरोध
सीई एम्पलीफायर के उच्च आवृत्ति लाभ में इनपुट कैपेसिटेंस
​ जाओ इनपुट कैपेसिटेंस = कलेक्टर बेस जंक्शन कैपेसिटेंस+बेस एमिटर कैपेसिटेंस*(1+(transconductance*भार प्रतिरोध))
सीजी एम्पलीफायर का इनपुट प्रतिरोध
​ जाओ प्रतिरोध = (परिमित इनपुट प्रतिरोध+भार प्रतिरोध)/(1+(transconductance*परिमित इनपुट प्रतिरोध))
सीजी एम्पलीफायर का लोड प्रतिरोध
​ जाओ भार प्रतिरोध = प्रतिरोध*(1+(transconductance*परिमित इनपुट प्रतिरोध))-परिमित इनपुट प्रतिरोध
सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध
​ जाओ कलेक्टर प्रतिरोध = सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध
सीएस एम्पलीफायर का लोड प्रतिरोध
​ जाओ भार प्रतिरोध = (आउटपुट वोल्टेज/(transconductance*गेट टू सोर्स वोल्टेज))
उच्च-आवृत्ति प्रतिक्रिया दी गई इनपुट कैपेसिटेंस
​ जाओ उच्च आवृत्ति प्रतिक्रिया = 1/(2*pi*सिग्नल प्रतिरोध*इनपुट कैपेसिटेंस)
कॉमन गेट एम्पलीफायर के गेट और ड्रेन के बीच ओपन सर्किट टाइम कांस्टेंट
​ जाओ ओपन सर्किट समय स्थिरांक = (समाई+गेट टू ड्रेन कैपेसिटेंस)*भार प्रतिरोध
सीएस एम्पलीफायर का आउटपुट वोल्टेज
​ जाओ आउटपुट वोल्टेज = transconductance*गेट टू सोर्स वोल्टेज*भार प्रतिरोध
सीएस एम्पलीफायर के समतुल्य सिग्नल प्रतिरोध
​ जाओ आंतरिक लघु सिग्नल प्रतिरोध = 1/((1/सिग्नल प्रतिरोध+1/आउटपुट प्रतिरोध))
सीजी एम्पलीफायर के गेट और स्रोत के बीच प्रतिरोध
​ जाओ प्रतिरोध = 1/(1/परिमित इनपुट प्रतिरोध+1/सिग्नल प्रतिरोध)
सीई एम्पलीफायर का उच्च-आवृत्ति लाभ
​ जाओ उच्च आवृत्ति प्रतिक्रिया = ऊपरी 3-डीबी आवृत्ति/(2*pi)
सीई एम्पलीफायर की ऊपरी 3 डीबी आवृत्ति
​ जाओ ऊपरी 3-डीबी आवृत्ति = 2*pi*उच्च आवृत्ति प्रतिक्रिया
सीएस एम्पलीफायर के शून्य संचरण की आवृत्ति
​ जाओ संचरण आवृत्ति = 1/(बाईपास संधारित्र*सिग्नल प्रतिरोध)
सीएस एम्पलीफायर की बायपास कैपेसिटेंस
​ जाओ बाईपास संधारित्र = 1/(संचरण आवृत्ति*सिग्नल प्रतिरोध)
सीएस एम्पलीफायर के ओपन-सर्किट टाइम कॉन्स्टेंट की विधि के माध्यम से ड्रेन वोल्टेज
​ जाओ नाली वोल्टेज = परीक्षण वोल्टेज+गेट टू सोर्स वोल्टेज
सीएस एम्पलीफायर का स्रोत वोल्टेज
​ जाओ गेट टू सोर्स वोल्टेज = नाली वोल्टेज-परीक्षण वोल्टेज
सीएस एम्पलीफायर के ओपन सर्किट टाइम कॉन्स्टेंट मेथड में गेट और ड्रेन के बीच प्रतिरोध
​ जाओ प्रतिरोध = परीक्षण वोल्टेज/वर्तमान का परीक्षण करें
सीएस एम्पलीफायर का मिडबैंड गेन
​ जाओ मध्य बैंड लाभ = आउटपुट वोल्टेज/छोटा सिग्नल वोल्टेज
डिस्क्रीट-सर्किट एम्पलीफायर में एम्पलीफायर बैंडविड्थ
​ जाओ एम्पलीफायर बैंडविड्थ = उच्च आवृत्ति-कम बार होना
सीई एम्पलीफायर का मिड बैंड गेन
​ जाओ मध्य बैंड लाभ = आउटपुट वोल्टेज/सीमा वोल्टेज
सीएस एम्पलीफायर का वर्तमान लाभ
​ जाओ वर्तमान लाभ = शक्ति लाभ/वोल्टेज बढ़ना

सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध सूत्र

कलेक्टर प्रतिरोध = सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध
Rc = Rsig*(1+gm*RL)+RL

एक आदर्श सेशन amp की बैंडविड्थ क्या है?

एक आदर्श ऑप-एम्प ज़ीरो आउटपुट रेसिस्टेंस को प्रदर्शित करता है ताकि आउटपुट अन्य उपकरणों की अनंत संख्या में ड्राइव कर सके। स्पष्टीकरण: एक आदर्श ऑप-एम्प में अनंत बैंडविड्थ है। इसलिए, 0 से ∞ Hz तक की कोई भी आवृत्ति संकेत क्षीणन के बिना प्रवर्धित की जा सकती है।

सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध की गणना कैसे करें?

सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध के लिए ऑनलाइन कैलकुलेटर पर, कृपया सिग्नल प्रतिरोध (Rsig), सिग्नल प्रतिरोध वह प्रतिरोध है जो सिग्नल वोल्टेज स्रोत बनाम एम्पलीफायर से खिलाया जाता है। के रूप में, transconductance (gm), ट्रांसकंडक्टेंस एक सक्रिय डिवाइस के इनपुट टर्मिनल पर आउटपुट टर्मिनल पर करंट में परिवर्तन और वोल्टेज में परिवर्तन का अनुपात है। के रूप में & भार प्रतिरोध (RL), लोड प्रतिरोध एक सर्किट का संचयी प्रतिरोध है, जैसा कि उस सर्किट को चलाने वाले वोल्टेज, करंट या पावर स्रोत द्वारा देखा जाता है। के रूप में डालें। कृपया सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध गणना को पूर्ण करने के लिए कैलकुलेट बटन का उपयोग करें।

सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध गणना

सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध कैलकुलेटर, कलेक्टर प्रतिरोध की गणना करने के लिए Collector Resistance = सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध का उपयोग करता है। सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध Rc को सीई एम्पलीफायर फॉर्मूला के कलेक्टर बेस जंक्शन प्रतिरोध को विद्युत सर्किट में वर्तमान प्रवाह के विरोध के माप के रूप में परिभाषित किया गया है। के रूप में परिभाषित किया गया है। यहाँ सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध गणना को संख्या में समझा जा सकता है - 0.011743 = 1250*(1+0.0048*1490)+1490. आप और अधिक सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध उदाहरण यहाँ देख सकते हैं -

FAQ

सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध क्या है?
सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध सीई एम्पलीफायर फॉर्मूला के कलेक्टर बेस जंक्शन प्रतिरोध को विद्युत सर्किट में वर्तमान प्रवाह के विरोध के माप के रूप में परिभाषित किया गया है। है और इसे Rc = Rsig*(1+gm*RL)+RL या Collector Resistance = सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध के रूप में दर्शाया जाता है।
सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध की गणना कैसे करें?
सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध को सीई एम्पलीफायर फॉर्मूला के कलेक्टर बेस जंक्शन प्रतिरोध को विद्युत सर्किट में वर्तमान प्रवाह के विरोध के माप के रूप में परिभाषित किया गया है। Collector Resistance = सिग्नल प्रतिरोध*(1+transconductance*भार प्रतिरोध)+भार प्रतिरोध Rc = Rsig*(1+gm*RL)+RL के रूप में परिभाषित किया गया है। सीई एम्पलीफायर का कलेक्टर बेस जंक्शन प्रतिरोध की गणना करने के लिए, आपको सिग्नल प्रतिरोध (Rsig), transconductance (gm) & भार प्रतिरोध (RL) की आवश्यकता है। हमारे टूल के द्वारा, आपको सिग्नल प्रतिरोध वह प्रतिरोध है जो सिग्नल वोल्टेज स्रोत बनाम एम्पलीफायर से खिलाया जाता है।, ट्रांसकंडक्टेंस एक सक्रिय डिवाइस के इनपुट टर्मिनल पर आउटपुट टर्मिनल पर करंट में परिवर्तन और वोल्टेज में परिवर्तन का अनुपात है। & लोड प्रतिरोध एक सर्किट का संचयी प्रतिरोध है, जैसा कि उस सर्किट को चलाने वाले वोल्टेज, करंट या पावर स्रोत द्वारा देखा जाता है। के लिए संबंधित मान दर्ज करने और कैलकुलेट बटन को क्लिक करने की आवश्यकता है।
Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!