Ritardo delle porte di propagazione a 1 bit Soluzione

FASE 0: Riepilogo pre-calcolo
Formula utilizzata
Ritardo totale di propagazione = Ritardo del percorso critico-((Cancelli sul percorso critico-1)*Ritardo del cancello AND OR+Ritardo cancello XOR)
tpd = Tdelay-((Ngates-1)*tAO+tXOR)
Questa formula utilizza 5 Variabili
Variabili utilizzate
Ritardo totale di propagazione - (Misurato in Secondo) - Il ritardo di propagazione totale si riferisce in genere al tempo di salita o di discesa nelle porte logiche. Questo è il tempo impiegato da una porta logica per cambiare il suo stato di uscita in base a un cambiamento nello stato di ingresso.
Ritardo del percorso critico - (Misurato in Secondo) - Il ritardo del percorso critico è la somma dei ritardi dello shifter, del complementare condizionale (per la sottrazione), del sommatore e del registro.
Cancelli sul percorso critico - Le porte sul percorso critico sono definite come il numero totale di porte logiche richieste durante un tempo di ciclo in CMOS.
Ritardo del cancello AND OR - (Misurato in Secondo) - Il ritardo del cancello AND/OR nella cella grigia è definito come il ritardo nel tempo di calcolo nel cancello AND/OR quando la logica viene attraversata.
Ritardo cancello XOR - (Misurato in Secondo) - XOR Ritardo del gate definito come il ritardo di 2 che hanno i gate di XOR, perché in realtà sono costituiti da una combinazione di AND e OR.
PASSAGGIO 1: conversione degli ingressi in unità di base
Ritardo del percorso critico: 300 Nanosecondo --> 3E-07 Secondo (Controlla la conversione ​qui)
Cancelli sul percorso critico: 10 --> Nessuna conversione richiesta
Ritardo del cancello AND OR: 21.9 Nanosecondo --> 2.19E-08 Secondo (Controlla la conversione ​qui)
Ritardo cancello XOR: 32 Nanosecondo --> 3.2E-08 Secondo (Controlla la conversione ​qui)
FASE 2: valutare la formula
Sostituzione dei valori di input nella formula
tpd = Tdelay-((Ngates-1)*tAO+tXOR) --> 3E-07-((10-1)*2.19E-08+3.2E-08)
Valutare ... ...
tpd = 7.09E-08
PASSAGGIO 3: conversione del risultato nell'unità di output
7.09E-08 Secondo -->70.9 Nanosecondo (Controlla la conversione ​qui)
RISPOSTA FINALE
70.9 Nanosecondo <-- Ritardo totale di propagazione
(Calcolo completato in 00.004 secondi)

Titoli di coda

Creator Image
Creato da Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri ha creato questa calcolatrice e altre 900+ altre calcolatrici!
Verifier Image
Verificato da Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod ha verificato questa calcolatrice e altre 1900+ altre calcolatrici!

13 Caratteristiche di ritardo CMOS Calcolatrici

Ritardo aumento
​ Partire Ritardo in aumento = Ritardo di salita intrinseco+(Aumentare la resistenza*Capacità di ritardo)+(Aumento della pendenza*Ritardo precedente)
Ritardo della porta AND-OR nella cella grigia
​ Partire Ritardo del cancello AND OR = (Ritardo del percorso critico-Ritardo totale di propagazione-Ritardo cancello XOR)/(Cancelli sul percorso critico-1)
Ritardo delle porte di propagazione a 1 bit
​ Partire Ritardo totale di propagazione = Ritardo del percorso critico-((Cancelli sul percorso critico-1)*Ritardo del cancello AND OR+Ritardo cancello XOR)
Ritardo di propagazione nel circuito
​ Partire Ritardo di propagazione del circuito = (Ritardo di propagazione da alto a basso+Ritardo di propagazione da basso ad alto)/2
Ritardo di propagazione senza capacità parassita
​ Partire Capacità del ritardo di propagazione = Ritardo di propagazione del circuito/Ritardo normalizzato
Ritardo di propagazione
​ Partire Ritardo totale di propagazione = Ritardo normalizzato*Capacità del ritardo di propagazione
Ritardo normalizzato
​ Partire Ritardo normalizzato = Ritardo totale di propagazione/Capacità del ritardo di propagazione
Linea di ritardo controllata dalla tensione
​ Partire Linea di ritardo controllata dalla tensione = Piccolo ritardo di deviazione/Guadagno VCDL
Piccolo ritardo di deviazione
​ Partire Piccolo ritardo di deviazione = Guadagno VCDL*Linea di ritardo controllata dalla tensione
Guadagno VCDL
​ Partire Guadagno VCDL = Piccolo ritardo di deviazione/Linea di ritardo controllata dalla tensione
Tasso di vantaggio
​ Partire Tasso di vantaggio = (Ora di alzarsi+Tempo di caduta)/2
Tempo di caduta
​ Partire Tempo di caduta = 2*Tasso di vantaggio-Ora di alzarsi
Ora di alzarsi
​ Partire Ora di alzarsi = 2*Tasso di vantaggio-Tempo di caduta

Ritardo delle porte di propagazione a 1 bit Formula

Ritardo totale di propagazione = Ritardo del percorso critico-((Cancelli sul percorso critico-1)*Ritardo del cancello AND OR+Ritardo cancello XOR)
tpd = Tdelay-((Ngates-1)*tAO+tXOR)

Spiegare l'addizione Carry-Ripple PG

PG Carry-Ripple Addition, nota anche come Propagate-Generate (PG) Carry-Ripple Addition, è un metodo per eseguire l'addizione binaria utilizzando più sommatori completi collegati in cascata, in cui ciascun sommatore completo ha due ingressi, A e B, e un carry-in (Cin) e produce una somma (S) e un carry-out (Cout).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!