बाह्य लोडची क्षमता उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
बाह्य लोडची क्षमता = बाहेर*इनपुट कॅपेसिटन्स
Cout = h*Cin
हे सूत्र 3 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
बाह्य लोडची क्षमता - (मध्ये मोजली फॅरड) - बाह्य लोडची कॅपॅसिटन्स ही सर्किटच्या समांतर बाह्य सर्किट कॅपेसिटन्सची रक्कम आहे.
बाहेर - फॅनआउट म्हणजे गेट आउटपुट चालवता येणारी समान गेट इनपुटची संख्या. दुसऱ्या शब्दांत, ते वर्तमान गेटच्या आउटपुटशी जोडलेल्या गेट्स किंवा लोड्सची संख्या दर्शवते.
इनपुट कॅपेसिटन्स - (मध्ये मोजली फॅरड) - इनपुट कॅपेसिटन्स गेटच्या इनपुटवर दिसणारी कॅपेसिटन्स दर्शवते. ही गेटच्या इनपुटशी संबंधित सर्व कॅपेसिटन्सची बेरीज आहे.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
बाहेर: 0.84 --> कोणतेही रूपांतरण आवश्यक नाही
इनपुट कॅपेसिटन्स: 50 पिकोफॅरड --> 5E-11 फॅरड (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
Cout = h*Cin --> 0.84*5E-11
मूल्यांकन करत आहे ... ...
Cout = 4.2E-11
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
4.2E-11 फॅरड -->42 पिकोफॅरड (रूपांतरण तपासा ​येथे)
अंतिम उत्तर
42 पिकोफॅरड <-- बाह्य लोडची क्षमता
(गणना 00.004 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित शोभित दिमरी
बिपिन त्रिपाठी कुमाऊँ तंत्रज्ञान तंत्रज्ञान (बीटीकेआयटी), द्वाराहाट
शोभित दिमरी यांनी हे कॅल्क्युलेटर आणि 900+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित उर्वी राठोड
विश्वकर्मा शासकीय अभियांत्रिकी महाविद्यालय (व्हीजीईसी), अहमदाबाद
उर्वी राठोड यानी हे कॅल्क्युलेटर आणि 1900+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

CMOS विशेष उद्देश उपप्रणाली कॅल्क्युलेटर

बाह्य लोडची क्षमता
​ LaTeX ​ जा बाह्य लोडची क्षमता = बाहेर*इनपुट कॅपेसिटन्स
स्टेज प्रयत्न
​ LaTeX ​ जा स्टेज प्रयत्न = बाहेर*तार्किक प्रयत्न
फॅनआउट ऑफ गेट
​ LaTeX ​ जा बाहेर = स्टेज प्रयत्न/तार्किक प्रयत्न
गेट विलंब
​ LaTeX ​ जा गेट विलंब = 2^(एन बिट SRAM)

बाह्य लोडची क्षमता सुत्र

​LaTeX ​जा
बाह्य लोडची क्षमता = बाहेर*इनपुट कॅपेसिटन्स
Cout = h*Cin

तुम्हाला रेखीय विलंब मॉडेलबद्दल काय माहिती आहे?

RC विलंब मॉडेलने दर्शविले की विलंब हे गेटच्या फॅनआउटचे एक रेषीय कार्य आहे. या निरीक्षणाच्या आधारे, डिझायनर या फंक्शनच्या उतार आणि y इंटरसेप्टद्वारे गेटचे वैशिष्ट्य करून विलंब विश्लेषण आणखी सुलभ करतात. जटिलता तार्किक प्रयत्नांद्वारे दर्शविली जाते, जी. अधिक जटिल गेट्समध्ये अधिक तार्किक प्रयत्न असतात, जे दर्शविते की त्यांना दिलेल्या फॅनआउट चालविण्यास जास्त वेळ लागतो. एक गेट ड्रायव्हिंग h स्वत: च्या समान प्रती एक fanout किंवा h च्या विद्युत प्रयत्न आहे असे म्हणतात.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!