सीएस अॅम्प्लीफायरवर स्त्रोत-डिजनरेट केलेले प्रतिकार उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
स्त्रोत-डीजनरेट केलेले प्रतिकार = 1/((1/आउटपुट प्रतिकार)+(1/लोड प्रतिकार))
Rsd = 1/((1/Rout)+(1/RL))
हे सूत्र 3 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
स्त्रोत-डीजनरेट केलेले प्रतिकार - (मध्ये मोजली ओहम) - स्त्रोत-विकृत प्रतिकार म्हणजे ट्रान्झिस्टरमधील स्त्रोत टर्मिनलवर अतिरिक्त बाह्य घटकांमुळे वाढलेला प्रतिकार होय.
आउटपुट प्रतिकार - (मध्ये मोजली ओहम) - आउटपुट रेझिस्टन्स म्हणजे लोड चालवताना एम्पलीफायर पाहतो तो प्रतिकार. अॅम्प्लीफायर डिझाइनमध्ये हे एक महत्त्वाचे पॅरामीटर आहे कारण ते अॅम्प्लीफायरच्या आउटपुट पॉवर आणि कार्यक्षमतेवर परिणाम करते.
लोड प्रतिकार - (मध्ये मोजली ओहम) - लोड रेझिस्टन्स हा सर्किटचा एकत्रित प्रतिकार असतो, जसे की सर्किट चालविणाऱ्या व्होल्टेज, करंट किंवा पॉवर सोर्सद्वारे पाहिले जाते.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
आउटपुट प्रतिकार: 1.508 किलोहम --> 1508 ओहम (रूपांतरण तपासा ​येथे)
लोड प्रतिकार: 1.49 किलोहम --> 1490 ओहम (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
Rsd = 1/((1/Rout)+(1/RL)) --> 1/((1/1508)+(1/1490))
मूल्यांकन करत आहे ... ...
Rsd = 749.472981987992
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
749.472981987992 ओहम -->0.749472981987992 किलोहम (रूपांतरण तपासा ​येथे)
अंतिम उत्तर
0.749472981987992 0.749473 किलोहम <-- स्त्रोत-डीजनरेट केलेले प्रतिकार
(गणना 00.004 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित पायल प्रिया
बिरसा तंत्रज्ञान तंत्रज्ञान संस्था (बिट), सिंदरी
पायल प्रिया यांनी हे कॅल्क्युलेटर आणि 600+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित अंशिका आर्य
राष्ट्रीय तंत्रज्ञान संस्था (एनआयटी), हमीरपूर
अंशिका आर्य यानी हे कॅल्क्युलेटर आणि 2500+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

19 सीएस अॅम्प्लीफायरचा प्रतिसाद कॅल्क्युलेटर

CS अॅम्प्लीफायरचा स्त्रोत-डिजनरेट केलेला टाइम कॉन्स्टंट
​ जा स्रोत डिजनरेटेड टाइम कॉन्स्टंट = गेट टू सोर्स कॅपेसिटन्स*स्त्रोत प्रतिकार एम्पलीफायर+गेट टू ड्रेन कॅपेसिटन्स*गेट आणि ड्रेन ओलांडून प्रतिकार+क्षमता*प्रतिकार
सीएस अॅम्प्लीफायरच्या ओपन सर्किट टाइम कॉन्स्टंट पद्धतीमध्ये वर्तमान चाचणी
​ जा चाचणी वर्तमान = Transconductance*गेट टू सोर्स व्होल्टेज+(चाचणी व्होल्टेज+गेट टू सोर्स व्होल्टेज)/लोड प्रतिकार
सीएस अॅम्प्लीफायरचा स्त्रोत-डिजनरेट आउटपुट प्रतिरोध
​ जा स्रोत डीजनरेट आउटपुट प्रतिरोध = मर्यादित आउटपुट प्रतिकार*(1+(Transconductance*स्त्रोत-डीजनरेट केलेले प्रतिकार))
सीएस अॅम्प्लीफायरचे स्त्रोत-डीजनरेट केलेले ट्रान्सकंडक्टन्स
​ जा स्त्रोत डीजेनरेट ट्रान्सकंडक्टन्स = Transconductance/(1+Transconductance*स्त्रोत-डीजनरेट केलेले प्रतिकार)
CS अॅम्प्लीफायरचे स्त्रोत-डिजनरेट केलेले लाभ-बँडविड्थ उत्पादन
​ जा स्त्रोत डिजनरेटेड गेन बँडविड्थ उत्पादन = 1/(2*pi*गेट टू ड्रेन कॅपेसिटन्स*सिग्नल प्रतिकार)
CS अॅम्प्लीफायरचा कमी-फ्रिक्वेंसी व्होल्टेज वाढणे
​ जा कमी-वारंवारता वाढ = -शॉर्ट सर्किट ट्रान्सकंडक्टन्स*(1/आउटपुट प्रतिकार+1/लोड प्रतिकार)
सीएस अॅम्प्लीफायरचा लोड रेझिस्टन्स
​ जा लोड प्रतिकार = (आउटपुट व्होल्टेज/(Transconductance*गेट टू सोर्स व्होल्टेज))
सीएस अॅम्प्लीफायरचे आउटपुट व्होल्टेज
​ जा आउटपुट व्होल्टेज = Transconductance*गेट टू सोर्स व्होल्टेज*लोड प्रतिकार
उच्च-वारंवारता प्रतिसाद इनपुट कॅपेसिटन्स दिलेला आहे
​ जा उच्च वारंवारता प्रतिसाद = 1/(2*pi*सिग्नल प्रतिकार*इनपुट कॅपेसिटन्स)
सीएस अॅम्प्लीफायरवर स्त्रोत-डिजनरेट केलेले प्रतिकार
​ जा स्त्रोत-डीजनरेट केलेले प्रतिकार = 1/((1/आउटपुट प्रतिकार)+(1/लोड प्रतिकार))
CS अॅम्प्लीफायरचे समतुल्य सिग्नल प्रतिरोध
​ जा अंतर्गत लहान सिग्नल प्रतिकार = 1/((1/सिग्नल प्रतिकार+1/आउटपुट प्रतिकार))
सीएस अॅम्प्लीफायरच्या शून्य प्रसारणाची वारंवारता
​ जा ट्रान्समिशन वारंवारता = 1/(बायपास कॅपेसिटर*सिग्नल प्रतिकार)
सीएस अॅम्प्लीफायरची बायपास कॅपेसिटन्स
​ जा बायपास कॅपेसिटर = 1/(ट्रान्समिशन वारंवारता*सिग्नल प्रतिकार)
सीएस अॅम्प्लीफायरमध्ये ओपन-सर्किट टाइम कॉन्स्टंट्सच्या पद्धतीद्वारे व्होल्टेज काढून टाका
​ जा ड्रेन व्होल्टेज = चाचणी व्होल्टेज+गेट टू सोर्स व्होल्टेज
सीएस अॅम्प्लीफायरचा स्रोत व्होल्टेज
​ जा गेट टू सोर्स व्होल्टेज = ड्रेन व्होल्टेज-चाचणी व्होल्टेज
CS अॅम्प्लिफायरचा मिडबँड गेन
​ जा मिड बँड गेन = आउटपुट व्होल्टेज/लहान सिग्नल व्होल्टेज
सीएस अॅम्प्लीफायरची स्त्रोत-डिजनरेट केलेली वारंवारता
​ जा स्रोत अध:पतन वारंवारता = 1/(2*pi*वेळ स्थिर)
सीएस अॅम्प्लीफायरची ओपन सर्किट टाइम कॉन्स्टंट पद्धत मधील गेट आणि ड्रेनमधील प्रतिकार
​ जा प्रतिकार = चाचणी व्होल्टेज/चाचणी वर्तमान
CS अॅम्प्लिफायरचा सध्याचा फायदा
​ जा वर्तमान लाभ = पॉवर गेन/व्होल्टेज वाढणे

सीएस अॅम्प्लीफायरवर स्त्रोत-डिजनरेट केलेले प्रतिकार सुत्र

स्त्रोत-डीजनरेट केलेले प्रतिकार = 1/((1/आउटपुट प्रतिकार)+(1/लोड प्रतिकार))
Rsd = 1/((1/Rout)+(1/RL))

वाईडबँड वर्धक म्हणजे काय? स्त्रोत अध: पतन म्हणजे काय?

इंटिग्रेटेड सर्किट्सला वीज पुरवण्यासाठी वाइडबँड एम्पलीफायरचा वापर केला जाईल, ऑपरेशनल एम्पलीफायर्सना त्यांच्या आउटपुटवर भार असेल. लोड प्रतिरोध वाढत असताना, ऑप-एम्पचे आउटपुट प्रतिरोध कमी प्रबल होते, विशेषत: कमी-वारंवारतेच्या श्रेणीत. स्त्रोत डीजनरेशन आउटपुट प्रतिबाधा वाढवते परंतु वापरण्यायोग्य आउटपुट स्विंग कमी करते.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!