Carry-Ripple Adder Kritieke padvertraging Oplossing

STAP 0: Samenvatting voorberekening
Formule gebruikt
Rimpel tijd = Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging+XOR-vertraging
Tripple = tpg+(Ngates-1)*Tao+Txor
Deze formule gebruikt 5 Variabelen
Variabelen gebruikt
Rimpel tijd - (Gemeten in Seconde) - Rimpeltijd van een carry-rimpel-optelcircuit wordt gedefinieerd als de berekende tijd van de kritische padvertraging.
Voortplantingsvertraging - (Gemeten in Seconde) - Voortplantingsvertraging verwijst doorgaans naar de stijgtijd of daaltijd in logische poorten. Dit is de tijd die een logische poort nodig heeft om zijn uitgangsstatus te veranderen op basis van een verandering in de ingangsstatus.
Poorten op kritiek pad - Poorten op het kritieke pad worden gedefinieerd als het totale aantal logische poorten dat vereist is gedurende één cyclustijd in CMOS.
EN-OF Poortvertraging - (Gemeten in Seconde) - EN-OF-poortvertraging in de grijze cel wordt gedefinieerd als de vertraging in de rekentijd in de EN/OF-poort wanneer er logica doorheen wordt geleid.
XOR-vertraging - (Gemeten in Seconde) - XOR-vertraging is de voortplantingsvertraging van de XOR-poort.
STAP 1: converteer ingang (en) naar basiseenheid
Voortplantingsvertraging: 8.01 nanoseconde --> 8.01E-09 Seconde (Bekijk de conversie ​hier)
Poorten op kritiek pad: 11 --> Geen conversie vereist
EN-OF Poortvertraging: 2.05 nanoseconde --> 2.05E-09 Seconde (Bekijk de conversie ​hier)
XOR-vertraging: 1.49 nanoseconde --> 1.49E-09 Seconde (Bekijk de conversie ​hier)
STAP 2: Evalueer de formule
Invoerwaarden in formule vervangen
Tripple = tpg+(Ngates-1)*Tao+Txor --> 8.01E-09+(11-1)*2.05E-09+1.49E-09
Evalueren ... ...
Tripple = 3E-08
STAP 3: converteer het resultaat naar de eenheid van de uitvoer
3E-08 Seconde -->30 nanoseconde (Bekijk de conversie ​hier)
DEFINITIEVE ANTWOORD
30 nanoseconde <-- Rimpel tijd
(Berekening voltooid in 00.004 seconden)

Credits

Creator Image
Gemaakt door Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri heeft deze rekenmachine gemaakt en nog 900+ meer rekenmachines!
Verifier Image
Geverifieërd door Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod heeft deze rekenmachine geverifieerd en nog 1900+ rekenmachines!

19 Array Datapath-subsysteem Rekenmachines

Carry-Looker Adder-vertraging
​ Gaan Carry-Looker Adder-vertraging = Voortplantingsvertraging+Groepsvoortplantingsvertraging+((N-ingang EN-poort-1)+(K-ingang EN-poort-1))*EN-OF Poortvertraging+XOR-vertraging
Multiplexer vertraging
​ Gaan Multiplexer vertraging = (Carry-Skip Adder-vertraging-(Voortplantingsvertraging+(2*(N-ingang EN-poort-1)*EN-OF Poortvertraging)-XOR-vertraging))/(K-ingang EN-poort-1)
Carry-Skip Adder-vertraging
​ Gaan Carry-Skip Adder-vertraging = Voortplantingsvertraging+2*(N-ingang EN-poort-1)*EN-OF Poortvertraging+(K-ingang EN-poort-1)*Multiplexer vertraging+XOR-vertraging
Carry-Increamentor Adder-vertraging
​ Gaan Carry-Incrementor-optelvertraging = Voortplantingsvertraging+Groepsvoortplantingsvertraging+(K-ingang EN-poort-1)*EN-OF Poortvertraging+XOR-vertraging
Kritieke vertraging bij Gates
​ Gaan Kritieke vertraging bij Gates = Voortplantingsvertraging+(N-ingang EN-poort+(K-ingang EN-poort-2))*EN-OF Poortvertraging+Multiplexer vertraging
Vertraging groepsvoortplanting
​ Gaan Voortplantingsvertraging = Boomaddervertraging-(log2(Absolute frequentie)*EN-OF Poortvertraging+XOR-vertraging)
Tree Adder-vertraging
​ Gaan Boomaddervertraging = Voortplantingsvertraging+log2(Absolute frequentie)*EN-OF Poortvertraging+XOR-vertraging
Celcapaciteit
​ Gaan Celcapaciteit = (Beetje capaciteit*2*Spanningsschommeling op bitline)/(Positieve spanning-(Spanningsschommeling op bitline*2))
Grondcapaciteit
​ Gaan Grondcapaciteit = ((Agressieve spanning*Aangrenzende capaciteit)/Slachtofferspanning)-Aangrenzende capaciteit
Bit capaciteit
​ Gaan Beetje capaciteit = ((Positieve spanning*Celcapaciteit)/(2*Spanningsschommeling op bitline))-Celcapaciteit
Spanningsschommeling op bitlijn
​ Gaan Spanningsschommeling op bitline = (Positieve spanning/2)*Celcapaciteit/(Celcapaciteit+Beetje capaciteit)
'XOR'-vertraging
​ Gaan XOR-vertraging = Rimpel tijd-(Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging)
Carry-Ripple Adder Kritieke padvertraging
​ Gaan Rimpel tijd = Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging+XOR-vertraging
Geheugengebied met N Bits
​ Gaan Gebied van geheugencel = (Gebied van één bit-geheugencel*Absolute frequentie)/Array-efficiëntie
Gebied van geheugencel
​ Gaan Gebied van één bit-geheugencel = (Array-efficiëntie*Gebied van geheugencel)/Absolute frequentie
Array-efficiëntie
​ Gaan Array-efficiëntie = (Gebied van één bit-geheugencel*Absolute frequentie)/Gebied van geheugencel
N-Bit Carry-Skip-opteller
​ Gaan N-bit Carry Skip-opteller = N-ingang EN-poort*K-ingang EN-poort
K-Input 'En' Poort
​ Gaan K-ingang EN-poort = N-bit Carry Skip-opteller/N-ingang EN-poort
N-Input 'En' Poort
​ Gaan N-ingang EN-poort = N-bit Carry Skip-opteller/K-ingang EN-poort

Carry-Ripple Adder Kritieke padvertraging Formule

Rimpel tijd = Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging+XOR-vertraging
Tripple = tpg+(Ngates-1)*Tao+Txor

Wat is de betekenis van carry-skip-opteller?

Een carry-skip-adder is een adder-implementatie die de vertraging van een ripple-carry-adder verbetert met weinig moeite in vergelijking met andere adders. De verbetering van de vertraging in het slechtste geval wordt bereikt door verschillende carry-skip-optellers te gebruiken om een block-carry-skip-opteller te vormen. In tegenstelling tot andere snelle optellers, worden de prestaties van de carry-skip-opteller verbeterd met slechts enkele van de combinaties van invoerbits. Dit betekent dat snelheidsverbetering slechts probabilistisch is.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!