Сумматор Carry-Ripple Adder, задержка критического пути Решение

ШАГ 0: Сводка предварительного расчета
Используемая формула
Время пульсации = Задержка распространения+(Гейтс на критическом пути-1)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Tripple = tpg+(Ngates-1)*Tao+Txor
В этой формуле используются 5 Переменные
Используемые переменные
Время пульсации - (Измеряется в Второй) - Время пульсации суммирующей схемы с переносом пульсаций определяется как время, рассчитанное для задержки критического пути.
Задержка распространения - (Измеряется в Второй) - Задержка распространения обычно относится к времени нарастания или времени спада в логических элементах. Это время, необходимое логическому элементу для изменения своего выходного состояния в зависимости от изменения входного состояния.
Гейтс на критическом пути - Элементы на критическом пути определяются как общее количество логических элементов, необходимых в течение одного цикла в КМОП.
Задержка логического элемента И-ИЛИ - (Измеряется в Второй) - Задержка вентиля И-ИЛИ в серой ячейке определяется как задержка времени вычислений в вентиле И/ИЛИ, когда через него проходит логика.
Задержка исключающего ИЛИ - (Измеряется в Второй) - Задержка XOR — это задержка распространения вентиля XOR.
ШАГ 1. Преобразование входов в базовый блок
Задержка распространения: 8.01 Наносекунда --> 8.01E-09 Второй (Проверьте преобразование здесь)
Гейтс на критическом пути: 11 --> Конверсия не требуется
Задержка логического элемента И-ИЛИ: 2.05 Наносекунда --> 2.05E-09 Второй (Проверьте преобразование здесь)
Задержка исключающего ИЛИ: 1.49 Наносекунда --> 1.49E-09 Второй (Проверьте преобразование здесь)
ШАГ 2: Оцените формулу
Подстановка входных значений в формулу
Tripple = tpg+(Ngates-1)*Tao+Txor --> 8.01E-09+(11-1)*2.05E-09+1.49E-09
Оценка ... ...
Tripple = 3E-08
ШАГ 3: Преобразуйте результат в единицу вывода
3E-08 Второй -->30 Наносекунда (Проверьте преобразование здесь)
ОКОНЧАТЕЛЬНЫЙ ОТВЕТ
30 Наносекунда <-- Время пульсации
(Расчет завершен через 00.004 секунд)

Кредиты

Сделано Шобхит Димри
Технологический институт Бипина Трипати Кумаон (BTKIT), Дварахат
Шобхит Димри создал этот калькулятор и еще 900+!
Проверено Урви Ратод
Государственный инженерный колледж Вишвакармы (VGEC), Ахмадабад
Урви Ратод проверил этот калькулятор и еще 1900+!

19 Подсистема путей передачи данных массива Калькуляторы

Задержка сумматора Carry-Looker
Идти Задержка сумматора Carry-Looker = Задержка распространения+Групповая задержка распространения+((N-вход И ворота-1)+(K-вход И ворота-1))*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Задержка мультиплексора
Идти Задержка мультиплексора = (Задержка сумматора переноса-пропуска-(Задержка распространения+(2*(N-вход И ворота-1)*Задержка логического элемента И-ИЛИ)-Задержка исключающего ИЛИ))/(K-вход И ворота-1)
Задержка сумматора с пропуском переноса
Идти Задержка сумматора переноса-пропуска = Задержка распространения+2*(N-вход И ворота-1)*Задержка логического элемента И-ИЛИ+(K-вход И ворота-1)*Задержка мультиплексора+Задержка исключающего ИЛИ
Задержка сумматора переноса-инкрементора
Идти Задержка сумматора переноса-инкрементора = Задержка распространения+Групповая задержка распространения+(K-вход И ворота-1)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Критическая задержка в воротах
Идти Критическая задержка в воротах = Задержка распространения+(N-вход И ворота+(K-вход И ворота-2))*Задержка логического элемента И-ИЛИ+Задержка мультиплексора
Групповая задержка распространения
Идти Задержка распространения = Задержка сумматора дерева-(log2(Абсолютная частота)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ)
Задержка сумматора деревьев
Идти Задержка сумматора дерева = Задержка распространения+log2(Абсолютная частота)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Емкость ячейки
Идти Емкость ячейки = (Битовая емкость*2*Перепад напряжения на битовой линии)/(Положительное напряжение-(Перепад напряжения на битовой линии*2))
Задержка «исключающее ИЛИ»
Идти Задержка исключающего ИЛИ = Время пульсации-(Задержка распространения+(Гейтс на критическом пути-1)*Задержка логического элемента И-ИЛИ)
Сумматор Carry-Ripple Adder, задержка критического пути
Идти Время пульсации = Задержка распространения+(Гейтс на критическом пути-1)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Битовая емкость
Идти Битовая емкость = ((Положительное напряжение*Емкость ячейки)/(2*Перепад напряжения на битовой линии))-Емкость ячейки
Колебания напряжения на битовой линии
Идти Перепад напряжения на битовой линии = (Положительное напряжение/2)*Емкость ячейки/(Емкость ячейки+Битовая емкость)
Емкость заземления
Идти Емкость заземления = ((Агрессорное напряжение*Соседняя емкость)/Жертва напряжения)-Соседняя емкость
Область памяти, содержащая N бит
Идти Область ячейки памяти = (Площадь однобитовой ячейки памяти*Абсолютная частота)/Эффективность массива
Площадь ячейки памяти
Идти Площадь однобитовой ячейки памяти = (Эффективность массива*Область ячейки памяти)/Абсолютная частота
Эффективность массива
Идти Эффективность массива = (Площадь однобитовой ячейки памяти*Абсолютная частота)/Область ячейки памяти
N-битный сумматор с пропуском переноса
Идти N-битный сумматор с переносом и пропуском = N-вход И ворота*K-вход И ворота
K-Вход 'И' Ворота
Идти K-вход И ворота = N-битный сумматор с переносом и пропуском/N-вход И ворота
N-вход 'И' Ворота
Идти N-вход И ворота = N-битный сумматор с переносом и пропуском/K-вход И ворота

Сумматор Carry-Ripple Adder, задержка критического пути формула

Время пульсации = Задержка распространения+(Гейтс на критическом пути-1)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Tripple = tpg+(Ngates-1)*Tao+Txor

Каково значение сумматора с пропуском переноса?

Сумматор с пропуском переноса — это реализация сумматора, которая улучшает задержку сумматора с неравномерным переносом с небольшими усилиями по сравнению с другими сумматорами. Улучшение задержки в наихудшем случае достигается за счет использования нескольких сумматоров с пропуском переноса для формирования сумматора с пропуском блока. В отличие от других быстрых сумматоров, производительность сумматора с пропуском переноса увеличивается только при некоторых комбинациях входных битов. Это означает, что улучшение скорости является только вероятностным.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!