Zmiana częstotliwości zegara Rozwiązanie

KROK 0: Podsumowanie wstępnych obliczeń
Formułę używana
Zmiana częstotliwości zegara = Fanout/Częstotliwość bezwzględna
Δf = h/fabs
Ta formuła używa 3 Zmienne
Używane zmienne
Zmiana częstotliwości zegara - (Mierzone w Herc) - Zmiana częstotliwości zegara jest definiowana jako zmiana częstotliwości zegara wewnętrznego obwodu PLL.
Fanout - Fanout to liczba podobnych wejść bramek, którymi może sterować wyjście bramki. Innymi słowy, reprezentuje liczbę bramek lub obciążeń podłączonych do wyjścia bieżącej bramki.
Częstotliwość bezwzględna - (Mierzone w Herc) - Częstotliwość bezwzględna to liczba wystąpień określonego punktu danych w zbiorze danych. Reprezentuje faktyczną liczbę lub sumę tego, ile razy dana wartość pojawia się w danych.
KROK 1: Zamień wejście (a) na jednostkę bazową
Fanout: 0.84 --> Nie jest wymagana konwersja
Częstotliwość bezwzględna: 10 Herc --> 10 Herc Nie jest wymagana konwersja
KROK 2: Oceń formułę
Zastępowanie wartości wejściowych we wzorze
Δf = h/fabs --> 0.84/10
Ocenianie ... ...
Δf = 0.084
KROK 3: Konwertuj wynik na jednostkę wyjścia
0.084 Herc --> Nie jest wymagana konwersja
OSTATNIA ODPOWIEDŹ
0.084 Herc <-- Zmiana częstotliwości zegara
(Obliczenie zakończone za 00.004 sekund)

Kredyty

Stworzone przez Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri utworzył ten kalkulator i 900+ więcej kalkulatorów!
Zweryfikowane przez Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod zweryfikował ten kalkulator i 1900+ więcej kalkulatorów!

20 Podsystem specjalnego przeznaczenia CMOS Kalkulatory

Opór szeregowy od opakowania do powietrza
Iść Opór szeregowy od opakowania do powietrza = Opór cieplny pomiędzy złączem a otoczeniem-Rezystancja szeregowa od matrycy do opakowania
Odporność serii od matrycy do opakowania
Iść Rezystancja szeregowa od matrycy do opakowania = Opór cieplny pomiędzy złączem a otoczeniem-Opór szeregowy od opakowania do powietrza
Moc inwertera
Iść Moc falownika = (Opóźnienie łańcuchów-(Elektryczny wysiłek 1+Elektryczny wysiłek 2))/2
Wysiłek elektryczny inwertera 1
Iść Elektryczny wysiłek 1 = Opóźnienie łańcuchów-(Elektryczny wysiłek 2+2*Moc falownika)
Wysiłek elektryczny inwertera 2
Iść Elektryczny wysiłek 2 = Opóźnienie łańcuchów-(Elektryczny wysiłek 1+2*Moc falownika)
Opóźnienie dla dwóch falowników połączonych szeregowo
Iść Opóźnienie łańcuchów = Elektryczny wysiłek 1+Elektryczny wysiłek 2+2*Moc falownika
Odporność termiczna między złączem a otoczeniem
Iść Opór cieplny pomiędzy złączem a otoczeniem = Tranzystory różnicy temperatur/Pobór mocy chipa
Różnica temperatur między tranzystorami
Iść Tranzystory różnicy temperatur = Opór cieplny pomiędzy złączem a otoczeniem*Pobór mocy chipa
Pobór mocy chipa
Iść Pobór mocy chipa = Tranzystory różnicy temperatur/Opór cieplny pomiędzy złączem a otoczeniem
Zegar sprzężenia zwrotnego PLL
Iść Zegar sprzężenia zwrotnego PLL = Wejściowa faza zegara odniesienia-Detektor błędów PLL
Błąd detektora fazy PLL
Iść Detektor błędów PLL = Wejściowa faza zegara odniesienia-Zegar sprzężenia zwrotnego PLL
Faza zegara wyjściowego PLL
Iść Faza zegara wyjściowego PLL = Funkcja transferu PLL*Wejściowa faza zegara odniesienia
Faza zegara wejściowego PLL
Iść Wejściowa faza zegara odniesienia = Faza zegara wyjściowego PLL/Funkcja transferu PLL
Funkcja transferu PLL
Iść Funkcja transferu PLL = Faza zegara wyjściowego PLL/Wejściowa faza zegara odniesienia
Zmiana fazy zegara
Iść Zmiana fazy zegara = Faza zegara wyjściowego PLL/Częstotliwość bezwzględna
Zmiana częstotliwości zegara
Iść Zmiana częstotliwości zegara = Fanout/Częstotliwość bezwzględna
Pojemność obciążenia zewnętrznego
Iść Pojemność obciążenia zewnętrznego = Fanout*Pojemność wejściowa
Wysiłek sceniczny
Iść Wysiłek sceniczny = Fanout*Logiczny wysiłek
Fanout z Bramy
Iść Fanout = Wysiłek sceniczny/Logiczny wysiłek
Opóźnienie bramki
Iść Opóźnienie bramy = 2^(N-bitowa pamięć SRAM)

Zmiana częstotliwości zegara Formułę

Zmiana częstotliwości zegara = Fanout/Częstotliwość bezwzględna
Δf = h/fabs

Co to jest PLL?

Pętla synchronizacji fazy lub pętla synchronizacji fazy (PLL) to system sterowania, który generuje sygnał wyjściowy, którego faza jest powiązana z fazą sygnału wejściowego. Istnieje kilka różnych typów; najprostszy to obwód elektroniczny składający się z oscylatora o zmiennej częstotliwości i detektora fazy w pętli sprzężenia zwrotnego.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!