Linha de atraso controlada por tensão Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Linha de atraso controlada por tensão = Pequeno atraso de desvio/Ganho VCDL
ΔVctrl = ΔTout/Kvcdl
Esta fórmula usa 3 Variáveis
Variáveis Usadas
Linha de atraso controlada por tensão - (Medido em Volt) - A linha de atraso controlada por tensão é definida como um circuito de atraso controlado por tensão que compreende circuitos de atraso do inversor tipo n em um circuito de loop de bloqueio de fase (PLL) e uma linha de atraso controlada por tensão (VCDL).
Pequeno atraso de desvio - Atraso de desvio pequeno, onde o desvio padrão baixo indica que os valores tendem a estar próximos da média do conjunto, enquanto um desvio padrão alto indica que os valores estão espalhados por uma faixa mais ampla.
Ganho VCDL - O ganho VCDL é o ganho de saída da entrada para a saída.
ETAPA 1: Converter entrada (s) em unidade de base
Pequeno atraso de desvio: 8 --> Nenhuma conversão necessária
Ganho VCDL: 4 --> Nenhuma conversão necessária
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
ΔVctrl = ΔTout/Kvcdl --> 8/4
Avaliando ... ...
ΔVctrl = 2
PASSO 3: Converta o Resultado em Unidade de Saída
2 Volt --> Nenhuma conversão necessária
RESPOSTA FINAL
2 Volt <-- Linha de atraso controlada por tensão
(Cálculo concluído em 00.004 segundos)

Créditos

Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

13 Características de atraso CMOS Calculadoras

Aumento de atraso
Vai Aumento de atraso = Atraso de subida intrínseco+(Resistência à subida*Capacitância de atraso)+(Elevação da inclinação*Atrasar Anterior)
Atraso de portas de propagação de 1 bit
Vai Atraso total de propagação = Atraso no caminho crítico-((Portões no Caminho Crítico-1)*Atraso da porta AND OR+Atraso da porta XOR)
Atraso do portão AND-OR na célula cinza
Vai Atraso da porta AND OR = (Atraso no caminho crítico-Atraso total de propagação-Atraso da porta XOR)/(Portões no Caminho Crítico-1)
Atraso de propagação no circuito
Vai Atraso de propagação do circuito = (Atraso de propagação alto a baixo+Atraso de propagação baixo a alto)/2
Atraso de propagação sem capacitância parasita
Vai Capacidade de atraso de propagação = Atraso de propagação do circuito/Atraso normalizado
Atraso de propagação
Vai Atraso total de propagação = Atraso normalizado*Capacidade de atraso de propagação
Atraso Normalizado
Vai Atraso normalizado = Atraso total de propagação/Capacidade de atraso de propagação
Linha de atraso controlada por tensão
Vai Linha de atraso controlada por tensão = Pequeno atraso de desvio/Ganho VCDL
Atraso de pequeno desvio
Vai Pequeno atraso de desvio = Ganho VCDL*Linha de atraso controlada por tensão
Ganho VCDL
Vai Ganho VCDL = Pequeno atraso de desvio/Linha de atraso controlada por tensão
Tempo de outono
Vai Tempo de outono = 2*Taxa de borda-Tempo de subida
Tempo de subida
Vai Tempo de subida = 2*Taxa de borda-Tempo de outono
Taxa de margem
Vai Taxa de borda = (Tempo de subida+Tempo de outono)/2

Linha de atraso controlada por tensão Fórmula

Linha de atraso controlada por tensão = Pequeno atraso de desvio/Ganho VCDL
ΔVctrl = ΔTout/Kvcdl

O que é Delay Line?

A linha de atraso variável ajusta o atraso entre seus relógios de entrada e saída conforme direcionado pela entrada de controle. A entrada de controle pode ser uma tensão, corrente, número digital, etc. Uma linha de atraso controlada por tensão (VCDL) é comumente usada.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!