घड्याळाच्या वारंवारतेत बदल उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
घड्याळाच्या वारंवारतेत बदल = बाहेर/परिपूर्ण वारंवारता
Δf = h/fabs
हे सूत्र 3 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
घड्याळाच्या वारंवारतेत बदल - (मध्ये मोजली हर्ट्झ) - घड्याळाच्या वारंवारतेतील बदल PLL च्या अंतर्गत सर्किटच्या घड्याळाच्या वारंवारतेतील बदल म्हणून परिभाषित केले जातात.
बाहेर - फॅनआउट म्हणजे गेट आउटपुट चालवता येणारी समान गेट इनपुटची संख्या. दुसऱ्या शब्दांत, ते वर्तमान गेटच्या आउटपुटशी जोडलेल्या गेट्स किंवा लोड्सची संख्या दर्शवते.
परिपूर्ण वारंवारता - (मध्ये मोजली हर्ट्झ) - संपूर्ण वारंवारता म्हणजे डेटासेटमधील विशिष्ट डेटा पॉइंटच्या घटनांची संख्या. हे डेटामध्ये विशिष्ट मूल्य किती वेळा दिसून येते याची वास्तविक संख्या किंवा संख्या दर्शवते.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
बाहेर: 0.84 --> कोणतेही रूपांतरण आवश्यक नाही
परिपूर्ण वारंवारता: 10 हर्ट्झ --> 10 हर्ट्झ कोणतेही रूपांतरण आवश्यक नाही
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
Δf = h/fabs --> 0.84/10
मूल्यांकन करत आहे ... ...
Δf = 0.084
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
0.084 हर्ट्झ --> कोणतेही रूपांतरण आवश्यक नाही
अंतिम उत्तर
0.084 हर्ट्झ <-- घड्याळाच्या वारंवारतेत बदल
(गणना 00.004 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित शोभित दिमरी
बिपिन त्रिपाठी कुमाऊँ तंत्रज्ञान तंत्रज्ञान (बीटीकेआयटी), द्वाराहाट
शोभित दिमरी यांनी हे कॅल्क्युलेटर आणि 900+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित उर्वी राठोड
विश्वकर्मा शासकीय अभियांत्रिकी महाविद्यालय (व्हीजीईसी), अहमदाबाद
उर्वी राठोड यानी हे कॅल्क्युलेटर आणि 1900+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

CMOS विशेष उद्देश उपप्रणाली कॅल्क्युलेटर

बाह्य लोडची क्षमता
​ LaTeX ​ जा बाह्य लोडची क्षमता = बाहेर*इनपुट कॅपेसिटन्स
स्टेज प्रयत्न
​ LaTeX ​ जा स्टेज प्रयत्न = बाहेर*तार्किक प्रयत्न
फॅनआउट ऑफ गेट
​ LaTeX ​ जा बाहेर = स्टेज प्रयत्न/तार्किक प्रयत्न
गेट विलंब
​ LaTeX ​ जा गेट विलंब = 2^(एन बिट SRAM)

घड्याळाच्या वारंवारतेत बदल सुत्र

​LaTeX ​जा
घड्याळाच्या वारंवारतेत बदल = बाहेर/परिपूर्ण वारंवारता
Δf = h/fabs

पीएलएल म्हणजे काय?

फेज-लॉक लूप किंवा फेज लॉक लूप (पीएलएल) एक नियंत्रण प्रणाली आहे जी एक आउटपुट सिग्नल व्युत्पन्न करते ज्याचा चरण इनपुट सिग्नलच्या टप्प्याशी संबंधित असतो. असे बरेच प्रकार आहेत; सर्वात सोपा एक इलेक्ट्रॉनिक सर्किट आहे ज्यामध्ये व्हेरिएबल फ्रिक्वेंसी ऑसीलेटर आणि फीड डिटेक्टर असतो.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!