1-बिट प्रोपेगेट गेट्सचा विलंब उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
एकूण प्रसार विलंब = गंभीर मार्ग विलंब-((गेट्स ऑन क्रिटिकल पाथ-1)*AND OR गेटचा विलंब+XOR गेट विलंब)
tpd = Tdelay-((Ngates-1)*tAO+tXOR)
हे सूत्र 5 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
एकूण प्रसार विलंब - (मध्ये मोजली दुसरा) - एकूण प्रसार विलंब हा सामान्यत: लॉजिक गेट्समधील उदय वेळ किंवा पडण्याच्या वेळेस संदर्भित करतो. इनपुट स्थितीतील बदलाच्या आधारे लॉजिक गेटला त्याची आउटपुट स्थिती बदलण्यासाठी हा वेळ लागतो.
गंभीर मार्ग विलंब - (मध्ये मोजली दुसरा) - गंभीर मार्ग विलंब म्हणजे शिफ्टर, कंडिशनल कॉम्प्लिमेंटर (वजाबाकीसाठी), अॅडर आणि रजिस्टरच्या विलंबांची बेरीज आहे.
गेट्स ऑन क्रिटिकल पाथ - क्रिटिकल पाथवरील गेट्सची व्याख्या CMOS मध्ये एका चक्राच्या वेळी आवश्यक असलेल्या लॉजिक गेटची एकूण संख्या म्हणून केली जाते.
AND OR गेटचा विलंब - (मध्ये मोजली दुसरा) - ग्रे सेलमधील AND OR गेटचा विलंब AND/OR गेट मधील संगणकीय वेळेत तर्कशास्त्र पार पाडताना होणारा विलंब म्हणून परिभाषित केला जातो.
XOR गेट विलंब - (मध्ये मोजली दुसरा) - XOR गेट विलंब XOR च्या गेट्समध्ये 2 चा विलंब म्हणून परिभाषित केला जातो, कारण ते खरोखर AND आणि OR च्या संयोजनाने बनलेले असतात.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
गंभीर मार्ग विलंब: 300 नॅनोसेकंद --> 3E-07 दुसरा (रूपांतरण तपासा ​येथे)
गेट्स ऑन क्रिटिकल पाथ: 10 --> कोणतेही रूपांतरण आवश्यक नाही
AND OR गेटचा विलंब: 21.9 नॅनोसेकंद --> 2.19E-08 दुसरा (रूपांतरण तपासा ​येथे)
XOR गेट विलंब: 32 नॅनोसेकंद --> 3.2E-08 दुसरा (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
tpd = Tdelay-((Ngates-1)*tAO+tXOR) --> 3E-07-((10-1)*2.19E-08+3.2E-08)
मूल्यांकन करत आहे ... ...
tpd = 7.09E-08
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
7.09E-08 दुसरा -->70.9 नॅनोसेकंद (रूपांतरण तपासा ​येथे)
अंतिम उत्तर
70.9 नॅनोसेकंद <-- एकूण प्रसार विलंब
(गणना 00.020 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित शोभित दिमरी LinkedIn Logo
बिपिन त्रिपाठी कुमाऊँ तंत्रज्ञान तंत्रज्ञान (बीटीकेआयटी), द्वाराहाट
शोभित दिमरी यांनी हे कॅल्क्युलेटर आणि 900+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित उर्वी राठोड LinkedIn Logo
विश्वकर्मा शासकीय अभियांत्रिकी महाविद्यालय (व्हीजीईसी), अहमदाबाद
उर्वी राठोड यानी हे कॅल्क्युलेटर आणि 1900+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

CMOS विलंब वैशिष्ट्ये कॅल्क्युलेटर

सामान्यीकृत विलंब
​ LaTeX ​ जा सामान्यीकृत विलंब = एकूण प्रसार विलंब/प्रसार विलंब Capaitance
एज रेट
​ LaTeX ​ जा एज रेट = (उठण्याची वेळ+गडी बाद होण्याचा क्रम)/2
गडी बाद होण्याचा क्रम
​ LaTeX ​ जा गडी बाद होण्याचा क्रम = 2*एज रेट-उठण्याची वेळ
उठण्याची वेळ
​ LaTeX ​ जा उठण्याची वेळ = 2*एज रेट-गडी बाद होण्याचा क्रम

1-बिट प्रोपेगेट गेट्सचा विलंब सुत्र

​LaTeX ​जा
एकूण प्रसार विलंब = गंभीर मार्ग विलंब-((गेट्स ऑन क्रिटिकल पाथ-1)*AND OR गेटचा विलंब+XOR गेट विलंब)
tpd = Tdelay-((Ngates-1)*tAO+tXOR)

PG Carry-Ripple Addition चे स्पष्टीकरण द्या

पीजी कॅरी-रिपल अॅडिशन, ज्याला प्रोपगेट-जनरेट (पीजी) कॅरी-रिपल अॅडिशन म्हणूनही ओळखले जाते, ही कॅस्केडमध्ये जोडलेले एकाधिक पूर्ण अॅडर्स वापरून बायनरी अॅडिशन्स करण्याची पद्धत आहे, जिथे प्रत्येक पूर्ण अॅडरमध्ये दोन इनपुट असतात, A आणि B, आणि a कॅरी-इन (Cin), आणि बेरीज (S) आणि कॅरी-आउट (Cout) तयार करते.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!