परजीवी क्षमतेशिवाय प्रसार विलंब उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
प्रसार विलंब Capaitance = सर्किट प्रसार विलंब/सामान्यीकृत विलंब
tc = tckt/d
हे सूत्र 3 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
प्रसार विलंब Capaitance - (मध्ये मोजली दुसरा) - प्रसार विलंब कॅपेसिटन्स म्हणजे परजीवी कॅपेसिटन्स नसलेल्या आदर्श फॅनआउट-ऑफ-1 इन्व्हर्टरचा विलंब.
सर्किट प्रसार विलंब - (मध्ये मोजली दुसरा) - सर्किट प्रसार विलंब लॉजिक गेट्समध्ये उदय वेळ किंवा पतन वेळ संदर्भित करते. इनपुट स्थितीतील बदलाच्या आधारे लॉजिक गेटला त्याची आउटपुट स्थिती बदलण्यासाठी हा वेळ लागतो.
सामान्यीकृत विलंब - सामान्यीकृत विलंब हे विशिष्ट सर्किट किंवा गेटच्या विलंबाची तुलना संदर्भ गेटच्या विलंबाशी तुलना करण्यासाठी वापरले जाते, बहुतेकदा एक आदर्श इन्व्हर्टर.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
सर्किट प्रसार विलंब: 8.16 नॅनोसेकंद --> 8.16E-09 दुसरा (रूपांतरण तपासा ​येथे)
सामान्यीकृत विलंब: 221.18 --> कोणतेही रूपांतरण आवश्यक नाही
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
tc = tckt/d --> 8.16E-09/221.18
मूल्यांकन करत आहे ... ...
tc = 3.68930283027398E-11
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
3.68930283027398E-11 दुसरा -->0.0368930283027398 नॅनोसेकंद (रूपांतरण तपासा ​येथे)
अंतिम उत्तर
0.0368930283027398 0.036893 नॅनोसेकंद <-- प्रसार विलंब Capaitance
(गणना 00.020 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित शोभित दिमरी
बिपिन त्रिपाठी कुमाऊँ तंत्रज्ञान तंत्रज्ञान (बीटीकेआयटी), द्वाराहाट
शोभित दिमरी यांनी हे कॅल्क्युलेटर आणि 900+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित उर्वी राठोड
विश्वकर्मा शासकीय अभियांत्रिकी महाविद्यालय (व्हीजीईसी), अहमदाबाद
उर्वी राठोड यानी हे कॅल्क्युलेटर आणि 1900+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

13 CMOS विलंब वैशिष्ट्ये कॅल्क्युलेटर

विलंब उदय
​ जा विलंब उदय = आंतरिक उदय विलंब+(प्रतिकार वाढवा*विलंब क्षमता)+(उतार वाढ*विलंब मागील)
ग्रे सेलमधील AND-OR गेटचा विलंब
​ जा AND OR गेटचा विलंब = (गंभीर मार्ग विलंब-एकूण प्रसार विलंब-XOR गेट विलंब)/(गेट्स ऑन क्रिटिकल पाथ-1)
1-बिट प्रोपेगेट गेट्सचा विलंब
​ जा एकूण प्रसार विलंब = गंभीर मार्ग विलंब-((गेट्स ऑन क्रिटिकल पाथ-1)*AND OR गेटचा विलंब+XOR गेट विलंब)
सर्किट मध्ये प्रसार विलंब
​ जा सर्किट प्रसार विलंब = (प्रसार विलंब उच्च ते निम्न+प्रसार विलंब कमी ते उच्च)/2
परजीवी क्षमतेशिवाय प्रसार विलंब
​ जा प्रसार विलंब Capaitance = सर्किट प्रसार विलंब/सामान्यीकृत विलंब
सामान्यीकृत विलंब
​ जा सामान्यीकृत विलंब = एकूण प्रसार विलंब/प्रसार विलंब Capaitance
प्रसार विलंब
​ जा एकूण प्रसार विलंब = सामान्यीकृत विलंब*प्रसार विलंब Capaitance
व्होल्टेज-नियंत्रित विलंब लाइन
​ जा व्होल्टेज-नियंत्रित विलंब लाइन = लहान विचलन विलंब/VCDL लाभ
लहान विचलन विलंब
​ जा लहान विचलन विलंब = VCDL लाभ*व्होल्टेज-नियंत्रित विलंब लाइन
VCDL लाभ
​ जा VCDL लाभ = लहान विचलन विलंब/व्होल्टेज-नियंत्रित विलंब लाइन
एज रेट
​ जा एज रेट = (उठण्याची वेळ+गडी बाद होण्याचा क्रम)/2
गडी बाद होण्याचा क्रम
​ जा गडी बाद होण्याचा क्रम = 2*एज रेट-उठण्याची वेळ
उठण्याची वेळ
​ जा उठण्याची वेळ = 2*एज रेट-गडी बाद होण्याचा क्रम

परजीवी क्षमतेशिवाय प्रसार विलंब सुत्र

प्रसार विलंब Capaitance = सर्किट प्रसार विलंब/सामान्यीकृत विलंब
tc = tckt/d

इन्व्हर्टरचा आकार सांगा?

इच्छित लोड कॅपेसिटन्स चालविण्याकरिता ऑप्टिमाइझ्ड परफॉरमन्स मिळविण्यासाठी आम्हाला इनव्हर्टरचे आकार (रुंदी) वाढविणे आवश्यक आहे.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!