NMOS रेखीय प्रदेशात कार्यरत असताना वेळ विलंब उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
वेळ विलंब मध्ये रेखीय प्रदेश = -2*जंक्शन कॅपेसिटन्स*int(1/(ट्रान्सकंडक्टन्स प्रोसेस पॅरामीटर*(2*(इनपुट व्होल्टेज-थ्रेशोल्ड व्होल्टेज)*x-x^2)),x,प्रारंभिक व्होल्टेज,अंतिम व्होल्टेज)
tdelay = -2*Cj*int(1/(kn*(2*(Vi-VT)*x-x^2)),x,V1,V2)
हे सूत्र 1 कार्ये, 7 व्हेरिएबल्स वापरते
कार्ये वापरली
int - निव्वळ स्वाक्षरी केलेल्या क्षेत्राची गणना करण्यासाठी निश्चित पूर्णांक वापरला जाऊ शकतो, जे x -axis च्या वरचे क्षेत्र वजा x -axis च्या खाली असलेले क्षेत्र आहे., int(expr, arg, from, to)
व्हेरिएबल्स वापरलेले
वेळ विलंब मध्ये रेखीय प्रदेश - (मध्ये मोजली दुसरा) - वेळ विलंब मधील रेखीय क्षेत्र म्हणजे स्विचिंग इव्हेंट्स दरम्यान NMOS शी कनेक्ट केलेल्या कॅपेसिटरच्या चार्जिंग आणि डिस्चार्जिंगमुळे उद्भवणारा विलंब म्हणून परिभाषित केले जाते.
जंक्शन कॅपेसिटन्स - (मध्ये मोजली फॅरड) - जंक्शन कॅपॅसिटन्स म्हणजे स्त्रोत/ड्रेन टर्मिनल्स आणि सब्सट्रेट यांच्यातील कमी होण्याच्या प्रदेशातून उद्भवणारी कॅपेसिटन्स.
ट्रान्सकंडक्टन्स प्रोसेस पॅरामीटर - (मध्ये मोजली अँपिअर प्रति स्क्वेअर व्होल्ट) - ट्रान्सकंडक्टन्स प्रोसेस पॅरामीटर हे उपकरण-विशिष्ट स्थिरांक आहे जे गेट व्होल्टेजमधील बदल आउटपुट करंटमधील बदलामध्ये रूपांतरित करण्याची ट्रांझिस्टरची क्षमता दर्शवते.
इनपुट व्होल्टेज - (मध्ये मोजली व्होल्ट) - इनपुट व्होल्टेज हा घटक किंवा सिस्टमच्या इनपुट टर्मिनल्सवर लागू केलेला विद्युत संभाव्य फरक आहे.
थ्रेशोल्ड व्होल्टेज - (मध्ये मोजली व्होल्ट) - थ्रेशोल्ड व्होल्टेज हे किमान गेट-टू-सोर्स व्होल्टेज आहे ज्याला MOSFET मध्ये "चालू" करण्यासाठी आणि लक्षणीय प्रवाह वाहू देण्यासाठी आवश्यक आहे.
प्रारंभिक व्होल्टेज - (मध्ये मोजली व्होल्ट) - प्रारंभिक व्होल्टेज एखाद्या विशिष्ट ऑपरेशनच्या सुरूवातीस किंवा विशिष्ट परिस्थितीत सर्किटमधील विशिष्ट बिंदूवर उपस्थित असलेल्या व्होल्टेजचा संदर्भ देते.
अंतिम व्होल्टेज - (मध्ये मोजली व्होल्ट) - अंतिम व्होल्टेज एखाद्या विशिष्ट प्रक्रियेच्या किंवा घटनेच्या निष्कर्षावर प्राप्त किंवा मोजलेल्या व्होल्टेज पातळीचा संदर्भ देते.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
जंक्शन कॅपेसिटन्स: 95009 फॅरड --> 95009 फॅरड कोणतेही रूपांतरण आवश्यक नाही
ट्रान्सकंडक्टन्स प्रोसेस पॅरामीटर: 4.553 अँपिअर प्रति स्क्वेअर व्होल्ट --> 4.553 अँपिअर प्रति स्क्वेअर व्होल्ट कोणतेही रूपांतरण आवश्यक नाही
इनपुट व्होल्टेज: 2.25 व्होल्ट --> 2.25 व्होल्ट कोणतेही रूपांतरण आवश्यक नाही
थ्रेशोल्ड व्होल्टेज: 5.91 व्होल्ट --> 5.91 व्होल्ट कोणतेही रूपांतरण आवश्यक नाही
प्रारंभिक व्होल्टेज: 5.42 नॅनोव्होल्ट --> 5.42E-09 व्होल्ट (रूपांतरण तपासा ​येथे)
अंतिम व्होल्टेज: 6.135 नॅनोव्होल्ट --> 6.135E-09 व्होल्ट (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
tdelay = -2*Cj*int(1/(kn*(2*(Vi-VT)*x-x^2)),x,V1,V2) --> -2*95009*int(1/(4.553*(2*(2.25-5.91)*x-x^2)),x,5.42E-09,6.135E-09)
मूल्यांकन करत आहे ... ...
tdelay = 706.520454377221
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
706.520454377221 दुसरा --> कोणतेही रूपांतरण आवश्यक नाही
अंतिम उत्तर
706.520454377221 706.5205 दुसरा <-- वेळ विलंब मध्ये रेखीय प्रदेश
(गणना 00.004 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित विघ्नेश नायडू
वेल्लोर इन्स्टिट्यूट ऑफ टेक्नॉलॉजी (VIT), वेल्लोर, तामिळनाडू
विघ्नेश नायडू यांनी हे कॅल्क्युलेटर आणि 10+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित दिपांजोना मल्लिक
हेरिटेज इन्स्टिट्यूट ऑफ टेक्नॉलॉजी (HITK), कोलकाता
दिपांजोना मल्लिक यानी हे कॅल्क्युलेटर आणि 50+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

एमओएस ट्रान्झिस्टर कॅल्क्युलेटर

साइडवॉल व्होल्टेज समतुल्यता घटक
​ LaTeX ​ जा साइडवॉल व्होल्टेज समतुल्यता घटक = -(2*sqrt(साइडवॉल जंक्शन्सच्या संभाव्यतेमध्ये तयार केलेले)/(अंतिम व्होल्टेज-प्रारंभिक व्होल्टेज)*(sqrt(साइडवॉल जंक्शन्सच्या संभाव्यतेमध्ये तयार केलेले-अंतिम व्होल्टेज)-sqrt(साइडवॉल जंक्शन्सच्या संभाव्यतेमध्ये तयार केलेले-प्रारंभिक व्होल्टेज)))
पी प्रकारासाठी फर्मी पोटेंशियल
​ LaTeX ​ जा पी प्रकारासाठी फर्मी पोटेंशियल = ([BoltZ]*परिपूर्ण तापमान)/[Charge-e]*ln(आंतरिक वाहक एकाग्रता/स्वीकारणारा डोपिंग एकाग्रता)
समतुल्य मोठे सिग्नल जंक्शन कॅपेसिटन्स
​ LaTeX ​ जा समतुल्य मोठे सिग्नल जंक्शन कॅपेसिटन्स = साइडवॉलची परिमिती*साइडवॉल जंक्शन कॅपेसिटन्स*साइडवॉल व्होल्टेज समतुल्यता घटक
शून्य बायस साइडवॉल जंक्शन कॅपेसिटन्स प्रति युनिट लांबी
​ LaTeX ​ जा साइडवॉल जंक्शन कॅपेसिटन्स = शून्य पूर्वाग्रह साइडवॉल जंक्शन संभाव्य*साइडवॉलची खोली

NMOS रेखीय प्रदेशात कार्यरत असताना वेळ विलंब सुत्र

​LaTeX ​जा
वेळ विलंब मध्ये रेखीय प्रदेश = -2*जंक्शन कॅपेसिटन्स*int(1/(ट्रान्सकंडक्टन्स प्रोसेस पॅरामीटर*(2*(इनपुट व्होल्टेज-थ्रेशोल्ड व्होल्टेज)*x-x^2)),x,प्रारंभिक व्होल्टेज,अंतिम व्होल्टेज)
tdelay = -2*Cj*int(1/(kn*(2*(Vi-VT)*x-x^2)),x,V1,V2)
Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!