Atraso 'XOR' Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Atraso XOR = Tempo de ondulação-(Atraso de propagação+(Portões no Caminho Crítico-1)*Atraso da porta AND-OR)
Txor = Tripple-(tpg+(Ngates-1)*Tao)
Esta fórmula usa 5 Variáveis
Variáveis Usadas
Atraso XOR - (Medido em Segundo) - Atraso XOR é o atraso de propagação da porta XOR.
Tempo de ondulação - (Medido em Segundo) - O tempo de ondulação de um circuito somador carry-ripple é definido como o tempo calculado do atraso do caminho crítico.
Atraso de propagação - (Medido em Segundo) - O atraso de propagação normalmente se refere ao tempo de subida ou descida em portas lógicas. Este é o tempo que leva para uma porta lógica mudar seu estado de saída com base em uma mudança no estado de entrada.
Portões no Caminho Crítico - Portas no caminho crítico são definidas como o número total de portas lógicas necessárias durante um tempo de ciclo no CMOS.
Atraso da porta AND-OR - (Medido em Segundo) - O atraso da porta AND-OR na célula cinza é definido como o atraso no tempo de computação na porta AND/OR quando a lógica passa por ela.
ETAPA 1: Converter entrada (s) em unidade de base
Tempo de ondulação: 30 Nanossegundo --> 3E-08 Segundo (Verifique a conversão aqui)
Atraso de propagação: 8.01 Nanossegundo --> 8.01E-09 Segundo (Verifique a conversão aqui)
Portões no Caminho Crítico: 11 --> Nenhuma conversão necessária
Atraso da porta AND-OR: 2.05 Nanossegundo --> 2.05E-09 Segundo (Verifique a conversão aqui)
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
Txor = Tripple-(tpg+(Ngates-1)*Tao) --> 3E-08-(8.01E-09+(11-1)*2.05E-09)
Avaliando ... ...
Txor = 1.49E-09
PASSO 3: Converta o Resultado em Unidade de Saída
1.49E-09 Segundo -->1.49 Nanossegundo (Verifique a conversão aqui)
RESPOSTA FINAL
1.49 Nanossegundo <-- Atraso XOR
(Cálculo concluído em 00.004 segundos)

Créditos

Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

19 Subsistema de Datapath de matriz Calculadoras

Atraso do somador Carry-Looker
Vai Atraso do somador Carry-Looker = Atraso de propagação+Atraso de propagação de grupo+((Entrada N E Porta-1)+(Entrada K E Porta-1))*Atraso da porta AND-OR+Atraso XOR
Multiplexer Delay
Vai Atraso do multiplexador = (Atraso do somador Carry-Skip-(Atraso de propagação+(2*(Entrada N E Porta-1)*Atraso da porta AND-OR)-Atraso XOR))/(Entrada K E Porta-1)
Atraso Carry-Skip Adder
Vai Atraso do somador Carry-Skip = Atraso de propagação+2*(Entrada N E Porta-1)*Atraso da porta AND-OR+(Entrada K E Porta-1)*Atraso do multiplexador+Atraso XOR
Atraso do somador do Carry-Increamentor
Vai Atraso do adicionador de incremento de transporte = Atraso de propagação+Atraso de propagação de grupo+(Entrada K E Porta-1)*Atraso da porta AND-OR+Atraso XOR
Atraso Crítico em Portões
Vai Atraso Crítico em Portões = Atraso de propagação+(Entrada N E Porta+(Entrada K E Porta-2))*Atraso da porta AND-OR+Atraso do multiplexador
Atraso de Propagação de Grupo
Vai Atraso de propagação = Atraso do Somador de Árvore-(log2(Frequência Absoluta)*Atraso da porta AND-OR+Atraso XOR)
Atraso de adição de árvore
Vai Atraso do Somador de Árvore = Atraso de propagação+log2(Frequência Absoluta)*Atraso da porta AND-OR+Atraso XOR
Capacitância Celular
Vai Capacitância Celular = (Capacitância de bits*2*Oscilação de tensão no Bitline)/(Tensão Positiva-(Oscilação de tensão no Bitline*2))
Capacitância de bits
Vai Capacitância de bits = ((Tensão Positiva*Capacitância Celular)/(2*Oscilação de tensão no Bitline))-Capacitância Celular
Oscilação de tensão na linha de bits
Vai Oscilação de tensão no Bitline = (Tensão Positiva/2)*Capacitância Celular/(Capacitância Celular+Capacitância de bits)
Atraso 'XOR'
Vai Atraso XOR = Tempo de ondulação-(Atraso de propagação+(Portões no Caminho Crítico-1)*Atraso da porta AND-OR)
Capacitância de Terra
Vai Capacitância de Terra = ((Tensão Agressora*Capacitância Adjacente)/Tensão da Vítima)-Capacitância Adjacente
Carry-Ripple Adder Critical Path Delay
Vai Tempo de ondulação = Atraso de propagação+(Portões no Caminho Crítico-1)*Atraso da porta AND-OR+Atraso XOR
Área de memória contendo N bits
Vai Área da Célula de Memória = (Área da célula de memória de um bit*Frequência Absoluta)/Eficiência da matriz
Área da Célula de Memória
Vai Área da célula de memória de um bit = (Eficiência da matriz*Área da Célula de Memória)/Frequência Absoluta
Eficiência do Array
Vai Eficiência da matriz = (Área da célula de memória de um bit*Frequência Absoluta)/Área da Célula de Memória
N-Input 'E' Gate
Vai Entrada N E Porta = Adicionador de salto de transporte de N bits/Entrada K E Porta
Adicionador Carry-Skip de N-Bit
Vai Adicionador de salto de transporte de N bits = Entrada N E Porta*Entrada K E Porta
K-Input 'E' Gate
Vai Entrada K E Porta = Adicionador de salto de transporte de N bits/Entrada N E Porta

Atraso 'XOR' Fórmula

Atraso XOR = Tempo de ondulação-(Atraso de propagação+(Portões no Caminho Crítico-1)*Atraso da porta AND-OR)
Txor = Tripple-(tpg+(Ngates-1)*Tao)

O que é travar?

O travamento refere-se a um mecanismo de falha em que um tiristor parasita (como um retificador controlado de silício parasita, ou SCR) é criado inadvertidamente dentro de um circuito, fazendo com que uma alta quantidade de corrente flua continuamente através dele uma vez que é acidentalmente acionado ou ligado . Dependendo dos circuitos envolvidos, a quantidade de fluxo de corrente produzida por esse mecanismo pode ser grande o suficiente para resultar na destruição permanente do dispositivo devido a sobrecarga elétrica (EOS).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!