Retraso crítico en las puertas Solución

PASO 0: Resumen del cálculo previo
Fórmula utilizada
Retraso crítico en las puertas = Retardo de propagación+(N-entrada y puerta+(Entrada K y puerta-2))*Retardo de puerta Y-O+Retardo del multiplexor
Tgd = tpg+(n+(K-2))*Tao+tmux
Esta fórmula usa 6 Variables
Variables utilizadas
Retraso crítico en las puertas - (Medido en Segundo) - El retraso crítico en las puertas se refiere al retraso máximo que puede ocurrir en una puerta o una combinación de puertas dentro de un circuito.
Retardo de propagación - (Medido en Segundo) - El retardo de propagación generalmente se refiere al tiempo de subida o bajada en las puertas lógicas. Este es el tiempo que tarda una puerta lógica en cambiar su estado de salida en función de un cambio en el estado de entrada.
N-entrada y puerta - La puerta AND de N entradas se define como el número de entradas en la puerta lógica AND para la salida deseada.
Entrada K y puerta - La puerta AND de entrada K se define como la k-ésima entrada en la puerta AND entre las puertas lógicas.
Retardo de puerta Y-O - (Medido en Segundo) - El retardo de la puerta Y-O en la celda gris se define como el retraso en el tiempo de cálculo en la puerta Y/O cuando la lógica pasa a través de ella.
Retardo del multiplexor - (Medido en Segundo) - Multiplexer Delay es el retraso de propagación del multiplexor. Muestra una cantidad mínima de pmos y nmos, un retraso mínimo y una disipación de energía mínima.
PASO 1: Convierta la (s) entrada (s) a la unidad base
Retardo de propagación: 8.01 nanosegundo --> 8.01E-09 Segundo (Verifique la conversión aquí)
N-entrada y puerta: 2 --> No se requiere conversión
Entrada K y puerta: 7 --> No se requiere conversión
Retardo de puerta Y-O: 2.05 nanosegundo --> 2.05E-09 Segundo (Verifique la conversión aquí)
Retardo del multiplexor: 3.45 nanosegundo --> 3.45E-09 Segundo (Verifique la conversión aquí)
PASO 2: Evaluar la fórmula
Sustituir valores de entrada en una fórmula
Tgd = tpg+(n+(K-2))*Tao+tmux --> 8.01E-09+(2+(7-2))*2.05E-09+3.45E-09
Evaluar ... ...
Tgd = 2.581E-08
PASO 3: Convierta el resultado a la unidad de salida
2.581E-08 Segundo -->25.81 nanosegundo (Verifique la conversión aquí)
RESPUESTA FINAL
25.81 nanosegundo <-- Retraso crítico en las puertas
(Cálculo completado en 00.004 segundos)

Créditos

Creado por Shobhit Dimri
Instituto de Tecnología Bipin Tripathi Kumaon (BTKIT), Dwarahat
¡Shobhit Dimri ha creado esta calculadora y 900+ más calculadoras!
Verificada por Urvi Rathod
Facultad de Ingeniería del Gobierno de Vishwakarma (VGEC), Ahmedabad
¡Urvi Rathod ha verificado esta calculadora y 1900+ más calculadoras!

19 Subsistema de ruta de datos de matriz Calculadoras

Retraso del multiplexor
Vamos Retardo del multiplexor = (Retraso del sumador de acarreo y salto-(Retardo de propagación+(2*(N-entrada y puerta-1)*Retardo de puerta Y-O)-Retraso XOR))/(Entrada K y puerta-1)
Retraso del sumador de carry-looker
Vamos Retraso del sumador de carry-looker = Retardo de propagación+Retraso de propagación del grupo+((N-entrada y puerta-1)+(Entrada K y puerta-1))*Retardo de puerta Y-O+Retraso XOR
Retraso de sumador de acarreo y salto
Vamos Retraso del sumador de acarreo y salto = Retardo de propagación+2*(N-entrada y puerta-1)*Retardo de puerta Y-O+(Entrada K y puerta-1)*Retardo del multiplexor+Retraso XOR
Retraso de sumador de incremento de acarreo
Vamos Retraso del sumador incrementador de acarreo = Retardo de propagación+Retraso de propagación del grupo+(Entrada K y puerta-1)*Retardo de puerta Y-O+Retraso XOR
Retraso crítico en las puertas
Vamos Retraso crítico en las puertas = Retardo de propagación+(N-entrada y puerta+(Entrada K y puerta-2))*Retardo de puerta Y-O+Retardo del multiplexor
Retardo de propagación de grupo
Vamos Retardo de propagación = Retraso del sumador de árboles-(log2(Frecuencia absoluta)*Retardo de puerta Y-O+Retraso XOR)
Retraso del sumador de árboles
Vamos Retraso del sumador de árboles = Retardo de propagación+log2(Frecuencia absoluta)*Retardo de puerta Y-O+Retraso XOR
Capacitancia de la celda
Vamos Capacitancia celular = (Capacitancia de bits*2*Oscilación de voltaje en Bitline)/(voltaje positivo-(Oscilación de voltaje en Bitline*2))
Capacitancia de bits
Vamos Capacitancia de bits = ((voltaje positivo*Capacitancia celular)/(2*Oscilación de voltaje en Bitline))-Capacitancia celular
Oscilación de voltaje en la línea de bits
Vamos Oscilación de voltaje en Bitline = (voltaje positivo/2)*Capacitancia celular/(Capacitancia celular+Capacitancia de bits)
Retraso 'XOR'
Vamos Retraso XOR = Tiempo de ondulación-(Retardo de propagación+(Puertas en el camino crítico-1)*Retardo de puerta Y-O)
Retardo de la ruta crítica del sumador de acarreo y ondulación
Vamos Tiempo de ondulación = Retardo de propagación+(Puertas en el camino crítico-1)*Retardo de puerta Y-O+Retraso XOR
Capacitancia de tierra
Vamos Capacitancia de tierra = ((Voltaje agresor*Capacitancia adyacente)/Voltaje de la víctima)-Capacitancia adyacente
Área de memoria que contiene N bits
Vamos Área de la celda de memoria = (Área de la celda de memoria de un bit*Frecuencia absoluta)/Eficiencia de la matriz
Área de celda de memoria
Vamos Área de la celda de memoria de un bit = (Eficiencia de la matriz*Área de la celda de memoria)/Frecuencia absoluta
Eficiencia de matriz
Vamos Eficiencia de la matriz = (Área de la celda de memoria de un bit*Frecuencia absoluta)/Área de la celda de memoria
Puerta 'Y' de entrada N
Vamos N-entrada y puerta = Sumador de salto de acarreo de N bits/Entrada K y puerta
Sumador de acarreo y salto de N bits
Vamos Sumador de salto de acarreo de N bits = N-entrada y puerta*Entrada K y puerta
Puerta 'Y' de entrada K
Vamos Entrada K y puerta = Sumador de salto de acarreo de N bits/N-entrada y puerta

Retraso crítico en las puertas Fórmula

Retraso crítico en las puertas = Retardo de propagación+(N-entrada y puerta+(Entrada K y puerta-2))*Retardo de puerta Y-O+Retardo del multiplexor
Tgd = tpg+(n+(K-2))*Tao+tmux

¿Qué puedes decir sobre el sumador de incrementos de acarreo?

Los dos sumadores de n bits son redundantes porque ambos contienen la lógica PG inicial y la suma final XOR, reducen el tamaño al factorizar la lógica común y simplificar el multiplexor a una celda gris. Esto se llama sumador de incrementos de acarreo. Utiliza una cadena ondulada corta de celdas negras para calcular las señales PG para bits dentro de un grupo.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!