Критическая задержка в воротах Решение

ШАГ 0: Сводка предварительного расчета
Используемая формула
Критическая задержка в воротах = Задержка распространения+(N-вход И ворота+(K-вход И ворота-2))*Задержка логического элемента И-ИЛИ+Задержка мультиплексора
Tgd = tpg+(n+(K-2))*Tao+tmux
В этой формуле используются 6 Переменные
Используемые переменные
Критическая задержка в воротах - (Измеряется в Второй) - Критическая задержка в вентилях относится к максимальной задержке, которая может возникнуть в вентиле или комбинации вентилей в схеме.
Задержка распространения - (Измеряется в Второй) - Задержка распространения обычно относится к времени нарастания или времени спада в логических элементах. Это время, необходимое логическому элементу для изменения своего выходного состояния в зависимости от изменения входного состояния.
N-вход И ворота - N-входной логический элемент И определяется как количество входов в логическом элементе И для желаемого выхода.
K-вход И ворота - K-вход И логический элемент определяется как k-й вход в логический элемент И среди логических элементов.
Задержка логического элемента И-ИЛИ - (Измеряется в Второй) - Задержка вентиля И-ИЛИ в серой ячейке определяется как задержка времени вычислений в вентиле И/ИЛИ, когда через него проходит логика.
Задержка мультиплексора - (Измеряется в Второй) - Задержка мультиплексора — это задержка распространения мультиплексора. Он имеет минимальное количество PMO и NMO, минимальную задержку и минимальное рассеивание мощности.
ШАГ 1. Преобразование входов в базовый блок
Задержка распространения: 8.01 Наносекунда --> 8.01E-09 Второй (Проверьте преобразование ​здесь)
N-вход И ворота: 2 --> Конверсия не требуется
K-вход И ворота: 7 --> Конверсия не требуется
Задержка логического элемента И-ИЛИ: 2.05 Наносекунда --> 2.05E-09 Второй (Проверьте преобразование ​здесь)
Задержка мультиплексора: 3.45 Наносекунда --> 3.45E-09 Второй (Проверьте преобразование ​здесь)
ШАГ 2: Оцените формулу
Подстановка входных значений в формулу
Tgd = tpg+(n+(K-2))*Tao+tmux --> 8.01E-09+(2+(7-2))*2.05E-09+3.45E-09
Оценка ... ...
Tgd = 2.581E-08
ШАГ 3: Преобразуйте результат в единицу вывода
2.581E-08 Второй -->25.81 Наносекунда (Проверьте преобразование ​здесь)
ОКОНЧАТЕЛЬНЫЙ ОТВЕТ
25.81 Наносекунда <-- Критическая задержка в воротах
(Расчет завершен через 00.004 секунд)

Кредиты

Creator Image
Сделано Шобхит Димри
Технологический институт Бипина Трипати Кумаон (BTKIT), Дварахат
Шобхит Димри создал этот калькулятор и еще 900+!
Verifier Image
Проверено Урви Ратод
Государственный инженерный колледж Вишвакармы (VGEC), Ахмадабад
Урви Ратод проверил этот калькулятор и еще 1900+!

19 Подсистема путей передачи данных массива Калькуляторы

Задержка сумматора Carry-Looker
​ Идти Задержка сумматора Carry-Looker = Задержка распространения+Групповая задержка распространения+((N-вход И ворота-1)+(K-вход И ворота-1))*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Задержка мультиплексора
​ Идти Задержка мультиплексора = (Задержка сумматора переноса-пропуска-(Задержка распространения+(2*(N-вход И ворота-1)*Задержка логического элемента И-ИЛИ)-Задержка исключающего ИЛИ))/(K-вход И ворота-1)
Задержка сумматора с пропуском переноса
​ Идти Задержка сумматора переноса-пропуска = Задержка распространения+2*(N-вход И ворота-1)*Задержка логического элемента И-ИЛИ+(K-вход И ворота-1)*Задержка мультиплексора+Задержка исключающего ИЛИ
Задержка сумматора переноса-инкрементора
​ Идти Задержка сумматора переноса-инкрементора = Задержка распространения+Групповая задержка распространения+(K-вход И ворота-1)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Критическая задержка в воротах
​ Идти Критическая задержка в воротах = Задержка распространения+(N-вход И ворота+(K-вход И ворота-2))*Задержка логического элемента И-ИЛИ+Задержка мультиплексора
Групповая задержка распространения
​ Идти Задержка распространения = Задержка сумматора дерева-(log2(Абсолютная частота)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ)
Задержка сумматора деревьев
​ Идти Задержка сумматора дерева = Задержка распространения+log2(Абсолютная частота)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Емкость ячейки
​ Идти Емкость ячейки = (Битовая емкость*2*Перепад напряжения на битовой линии)/(Положительное напряжение-(Перепад напряжения на битовой линии*2))
Задержка «исключающее ИЛИ»
​ Идти Задержка исключающего ИЛИ = Время пульсации-(Задержка распространения+(Гейтс на критическом пути-1)*Задержка логического элемента И-ИЛИ)
Сумматор Carry-Ripple Adder, задержка критического пути
​ Идти Время пульсации = Задержка распространения+(Гейтс на критическом пути-1)*Задержка логического элемента И-ИЛИ+Задержка исключающего ИЛИ
Битовая емкость
​ Идти Битовая емкость = ((Положительное напряжение*Емкость ячейки)/(2*Перепад напряжения на битовой линии))-Емкость ячейки
Колебания напряжения на битовой линии
​ Идти Перепад напряжения на битовой линии = (Положительное напряжение/2)*Емкость ячейки/(Емкость ячейки+Битовая емкость)
Емкость заземления
​ Идти Емкость заземления = ((Агрессорное напряжение*Соседняя емкость)/Жертва напряжения)-Соседняя емкость
Область памяти, содержащая N бит
​ Идти Область ячейки памяти = (Площадь однобитовой ячейки памяти*Абсолютная частота)/Эффективность массива
Площадь ячейки памяти
​ Идти Площадь однобитовой ячейки памяти = (Эффективность массива*Область ячейки памяти)/Абсолютная частота
Эффективность массива
​ Идти Эффективность массива = (Площадь однобитовой ячейки памяти*Абсолютная частота)/Область ячейки памяти
N-битный сумматор с пропуском переноса
​ Идти N-битный сумматор с переносом и пропуском = N-вход И ворота*K-вход И ворота
K-Вход 'И' Ворота
​ Идти K-вход И ворота = N-битный сумматор с переносом и пропуском/N-вход И ворота
N-вход 'И' Ворота
​ Идти N-вход И ворота = N-битный сумматор с переносом и пропуском/K-вход И ворота

Критическая задержка в воротах формула

Критическая задержка в воротах = Задержка распространения+(N-вход И ворота+(K-вход И ворота-2))*Задержка логического элемента И-ИЛИ+Задержка мультиплексора
Tgd = tpg+(n+(K-2))*Tao+tmux

Что вы можете сказать о сумматоре приращения переноса?

Два n-битных сумматора являются избыточными, поскольку оба содержат начальную логику PG и конечную сумму XOR, что уменьшает размер за счет исключения общей логики и упрощения мультиплексора до серой ячейки. Это называется сумматором приращения переноса. Он использует короткую цепочку пульсаций черных ячеек для вычисления сигналов PG для битов внутри группы.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!