सरासरी पॉवर डिसिपेशन CMOS उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
सरासरी पॉवर अपव्यय = इन्व्हर्टर CMOS लोड कॅपेसिटन्स*(पुरवठा व्होल्टेज)^2*वारंवारता
Pavg = Cload*(VDD)^2*f
हे सूत्र 4 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
सरासरी पॉवर अपव्यय - (मध्ये मोजली वॅट) - सरासरी पॉवर डिसिपेशन म्हणजे ज्या दराने उर्जा उष्णतेच्या रूपात किंवा सर्किटमध्ये कालांतराने गमावली जाते, त्याची गणना घटकांद्वारे वापरली जाणारी सरासरी उर्जा म्हणून केली जाते.
इन्व्हर्टर CMOS लोड कॅपेसिटन्स - (मध्ये मोजली फॅरड) - इन्व्हर्टर CMOS लोड कॅपेसिटन्स ही CMOS इन्व्हर्टरच्या आउटपुटद्वारे चालविलेली कॅपेसिटन्स आहे, ज्यामध्ये वायरिंग, कनेक्ट केलेल्या गेट्सचे इनपुट कॅपेसिटन्स आणि परजीवी कॅपेसिटन्सचा समावेश आहे.
पुरवठा व्होल्टेज - (मध्ये मोजली व्होल्ट) - पुरवठा व्होल्टेज म्हणजे विद्युतीय सर्किट किंवा उपकरणाला उर्जा स्त्रोताद्वारे प्रदान केलेल्या व्होल्टेज पातळीचा संदर्भ देते, जे वर्तमान प्रवाह आणि ऑपरेशनसाठी संभाव्य फरक म्हणून काम करते.
वारंवारता - (मध्ये मोजली हर्ट्झ) - वारंवारता ही नियतकालिक सिग्नलच्या पूर्ण चक्रांची किंवा दोलनांची संख्या आहे जी एका सेकंदात येते, हर्ट्झ (Hz) मध्ये मोजली जाते, जी पुनरावृत्ती होणारी घटना किती वेळा येते हे दर्शवते.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
इन्व्हर्टर CMOS लोड कॅपेसिटन्स: 0.93 फेमटोफॅरड --> 9.3E-16 फॅरड (रूपांतरण तपासा ​येथे)
पुरवठा व्होल्टेज: 3.3 व्होल्ट --> 3.3 व्होल्ट कोणतेही रूपांतरण आवश्यक नाही
वारंवारता: 39.9 गिगाहर्ट्झ --> 39900000000 हर्ट्झ (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
Pavg = Cload*(VDD)^2*f --> 9.3E-16*(3.3)^2*39900000000
मूल्यांकन करत आहे ... ...
Pavg = 0.00040409523
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
0.00040409523 वॅट -->0.40409523 मिलीवॅट (रूपांतरण तपासा ​येथे)
अंतिम उत्तर
0.40409523 0.404095 मिलीवॅट <-- सरासरी पॉवर अपव्यय
(गणना 00.004 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित प्रियांका पटेल LinkedIn Logo
लालभाई दलपतभाई कॉलेज ऑफ इंजिनीअरिंग (LDCE), अहमदाबाद
प्रियांका पटेल यांनी हे कॅल्क्युलेटर आणि 25+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित परमिंदर सिंग LinkedIn Logo
चंदीगड विद्यापीठ (CU), पंजाब
परमिंदर सिंग यानी हे कॅल्क्युलेटर आणि 500+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

CMOS इन्व्हर्टर कॅल्क्युलेटर

थ्रेशोल्ड व्होल्टेज CMOS
​ LaTeX ​ जा थ्रेशोल्ड व्होल्टेज = (शरीर पूर्वाग्रहाशिवाय NMOS चे थ्रेशोल्ड व्होल्टेज+sqrt(1/ट्रान्सकंडक्टन्स रेशो)*(पुरवठा व्होल्टेज+(शरीराच्या पूर्वाग्रहाशिवाय पीएमओएसचा थ्रेशोल्ड व्होल्टेज)))/(1+sqrt(1/ट्रान्सकंडक्टन्स रेशो))
कमाल इनपुट व्होल्टेज CMOS
​ LaTeX ​ जा कमाल इनपुट व्होल्टेज CMOS = (2*कमाल इनपुटसाठी आउटपुट व्होल्टेज+(शरीराच्या पूर्वाग्रहाशिवाय पीएमओएसचा थ्रेशोल्ड व्होल्टेज)-पुरवठा व्होल्टेज+ट्रान्सकंडक्टन्स रेशो*शरीर पूर्वाग्रहाशिवाय NMOS चे थ्रेशोल्ड व्होल्टेज)/(1+ट्रान्सकंडक्टन्स रेशो)
सिमेट्रिक CMOS साठी कमाल इनपुट व्होल्टेज
​ LaTeX ​ जा कमाल इनपुट व्होल्टेज सममितीय CMOS = (3*पुरवठा व्होल्टेज+2*शरीर पूर्वाग्रहाशिवाय NMOS चे थ्रेशोल्ड व्होल्टेज)/8
उच्च सिग्नल CMOS साठी आवाज मार्जिन
​ LaTeX ​ जा उच्च सिग्नलसाठी आवाज मार्जिन = कमाल आउटपुट व्होल्टेज-किमान इनपुट व्होल्टेज

सरासरी पॉवर डिसिपेशन CMOS सुत्र

​LaTeX ​जा
सरासरी पॉवर अपव्यय = इन्व्हर्टर CMOS लोड कॅपेसिटन्स*(पुरवठा व्होल्टेज)^2*वारंवारता
Pavg = Cload*(VDD)^2*f
Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!