कॅपेसिटन्स ऑनपाथ उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
Capacitance Onpath = स्टेजमध्ये एकूण क्षमता-कॅपेसिटन्स ऑफपाथ
Conpath = Ct-Coffpath
हे सूत्र 3 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
Capacitance Onpath - (मध्ये मोजली फॅरड) - कॅपॅसिटन्स ऑनपाथची व्याख्या विश्लेषणाच्या मार्गावरील कॅपेसिटन्स म्हणून केली जाते.
स्टेजमध्ये एकूण क्षमता - (मध्ये मोजली फॅरड) - स्टेजमधील एकूण कॅपेसिटन्स म्हणजे चालू आणि बंद स्टेजची एकूण कॅपेसिटन्स म्हणून परिभाषित केली जाते.
कॅपेसिटन्स ऑफपाथ - (मध्ये मोजली फॅरड) - कॅपेसिटन्स ऑफपाथला लॉजिक गेटच्या ऑफ-पाथ कॅपेसिटन्सची कॅपेसिटन्स म्हणून परिभाषित केले जाते.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
स्टेजमध्ये एकूण क्षमता: 12.2 पिकोफॅरड --> 1.22E-11 फॅरड (रूपांतरण तपासा ​येथे)
कॅपेसिटन्स ऑफपाथ: 9 पिकोफॅरड --> 9E-12 फॅरड (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
Conpath = Ct-Coffpath --> 1.22E-11-9E-12
मूल्यांकन करत आहे ... ...
Conpath = 3.2E-12
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
3.2E-12 फॅरड -->3.2 पिकोफॅरड (रूपांतरण तपासा ​येथे)
अंतिम उत्तर
3.2 पिकोफॅरड <-- Capacitance Onpath
(गणना 00.020 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित शोभित दिमरी
बिपिन त्रिपाठी कुमाऊँ तंत्रज्ञान तंत्रज्ञान (बीटीकेआयटी), द्वाराहाट
शोभित दिमरी यांनी हे कॅल्क्युलेटर आणि 900+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित उर्वी राठोड
विश्वकर्मा शासकीय अभियांत्रिकी महाविद्यालय (व्हीजीईसी), अहमदाबाद
उर्वी राठोड यानी हे कॅल्क्युलेटर आणि 1900+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

24 CMOS डिझाइन वैशिष्ट्ये कॅल्क्युलेटर

ग्राउंड टू अॅग्रेशन कॅपेसिटन्स
​ जा समीप कॅपेसिटन्स = ((पीडित चालक*वेळ स्थिर गुणोत्तर*ग्राउंड कॅपेसिटन्स)-(आक्रमकता चालक*ग्राउंड ए कॅपेसिटन्स))/(आक्रमकता चालक-पीडित चालक*वेळ स्थिर गुणोत्तर)
बळी चालक
​ जा पीडित चालक = (आक्रमकता चालक*(ग्राउंड ए कॅपेसिटन्स+समीप कॅपेसिटन्स))/(वेळ स्थिर गुणोत्तर*(समीप कॅपेसिटन्स+ग्राउंड कॅपेसिटन्स))
आक्रमक ड्रायव्हर
​ जा आक्रमकता चालक = (पीडित चालक*वेळ स्थिर गुणोत्तर*(समीप कॅपेसिटन्स+ग्राउंड कॅपेसिटन्स))/(ग्राउंड ए कॅपेसिटन्स+समीप कॅपेसिटन्स)
CMOS चे थर्मल व्होल्टेज
​ जा थर्मल व्होल्टेज = अंगभूत संभाव्य/ln((स्वीकारणारा एकाग्रता*दात्याची एकाग्रता)/(आंतरिक इलेक्ट्रॉन एकाग्रता^2))
अंगभूत संभाव्य
​ जा अंगभूत संभाव्य = थर्मल व्होल्टेज*ln((स्वीकारणारा एकाग्रता*दात्याची एकाग्रता)/(आंतरिक इलेक्ट्रॉन एकाग्रता^2))
आक्रमक व्होल्टेज
​ जा आक्रमक व्होल्टेज = (बळी व्होल्टेज*(ग्राउंड कॅपेसिटन्स+समीप कॅपेसिटन्स))/समीप कॅपेसिटन्स
बळी व्होल्टेज
​ जा बळी व्होल्टेज = (आक्रमक व्होल्टेज*समीप कॅपेसिटन्स)/(ग्राउंड कॅपेसिटन्स+समीप कॅपेसिटन्स)
समीप कॅपेसिटन्स
​ जा समीप कॅपेसिटन्स = (बळी व्होल्टेज*ग्राउंड कॅपेसिटन्स)/(आक्रमक व्होल्टेज-बळी व्होल्टेज)
शाखाप्रयत्न
​ जा शाखाप्रयत्न = (Capacitance Onpath+कॅपेसिटन्स ऑफपाथ)/Capacitance Onpath
आउटपुट क्लॉक फेज
​ जा आउटपुट घड्याळ टप्पा = 2*pi*VCO नियंत्रण व्होल्टेज*VCO लाभ
व्हीसीओ कंट्रोल व्होल्टेज
​ जा VCO नियंत्रण व्होल्टेज = लॉक व्होल्टेज+व्हीसीओ ऑफसेट व्होल्टेज
व्हीसीओ ऑफसेट व्होल्टेज
​ जा व्हीसीओ ऑफसेट व्होल्टेज = VCO नियंत्रण व्होल्टेज-लॉक व्होल्टेज
लॉक व्होल्टेज
​ जा लॉक व्होल्टेज = VCO नियंत्रण व्होल्टेज-व्हीसीओ ऑफसेट व्होल्टेज
स्टेजद्वारे पाहिलेली एकूण क्षमता
​ जा स्टेजमध्ये एकूण क्षमता = Capacitance Onpath+कॅपेसिटन्स ऑफपाथ
कॅपेसिटन्स ऑनपाथ
​ जा Capacitance Onpath = स्टेजमध्ये एकूण क्षमता-कॅपेसिटन्स ऑफपाथ
कॅपेसिटन्स ऑफपाथ
​ जा कॅपेसिटन्स ऑफपाथ = स्टेजमध्ये एकूण क्षमता-Capacitance Onpath
व्हीसीओ सिंगल गेन फॅक्टर
​ जा VCO लाभ = घड्याळाच्या वारंवारतेत बदल/VCO नियंत्रण व्होल्टेज
वारंवारता घड्याळात बदल
​ जा घड्याळाच्या वारंवारतेत बदल = VCO लाभ*VCO नियंत्रण व्होल्टेज
आक्रमकतेचे बळी ते वेळ स्थिर गुणोत्तर
​ जा वेळ स्थिर गुणोत्तर = आक्रमकता वेळ स्थिर/बळी वेळ स्थिर
CMOS ची ऑफ-पाथ कॅपेसिटन्स
​ जा कॅपेसिटन्स ऑफपाथ = Capacitance Onpath*(शाखाप्रयत्न-1)
अ‍ॅग्रेस टाइम कॉन्स्टंट
​ जा आक्रमकता वेळ स्थिर = वेळ स्थिर गुणोत्तर*बळी वेळ स्थिर
बळी वेळ
​ जा बळी वेळ स्थिर = आक्रमकता वेळ स्थिर/वेळ स्थिर गुणोत्तर
स्थिर शक्ती अपव्यय
​ जा स्थिर शक्ती = स्थिर प्रवाह*बेस कलेक्टर व्होल्टेज
स्टॅटिक करंट
​ जा स्थिर प्रवाह = स्थिर शक्ती/बेस कलेक्टर व्होल्टेज

कॅपेसिटन्स ऑनपाथ सुत्र

Capacitance Onpath = स्टेजमध्ये एकूण क्षमता-कॅपेसिटन्स ऑफपाथ
Conpath = Ct-Coffpath

ब्रँचिंग प्रयत्न म्हणजे काय?

ब्रँचिंगचा प्रयत्न हा मार्गाच्या टप्प्यांमधील शाखांमध्ये विभागणी करण्याचा एक प्रकारचा प्रयत्न आहे. हा ब्रँचिंग प्रयत्न b म्हणजे पथावरील कॅपेसिटन्स आणि स्टेजद्वारे पाहिलेल्या एकूण कॅपॅसिटन्सचे गुणोत्तर. तसेच हे टप्प्यांमधील शाखांच्या प्रयत्नांचे उत्पादन आहे.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!