Bramka „I” wejścia K Rozwiązanie

KROK 0: Podsumowanie wstępnych obliczeń
Formułę używana
Wejście K ORAZ bramka = N-bitowy dodatek pomijający przeniesienie/Wejście N ORAZ bramka
K = Ncarry/n
Ta formuła używa 3 Zmienne
Używane zmienne
Wejście K ORAZ bramka - Bramka AND z wejściem K jest zdefiniowana jako k-te wejście bramki AND wśród bramek logicznych.
N-bitowy dodatek pomijający przeniesienie - N-bitowy dodatek pomijania przenoszenia jest nieco wolniejszy niż funkcja AND-OR.
Wejście N ORAZ bramka - Bramka AND z wejściem N jest zdefiniowana jako liczba wejść bramki logicznej AND dla pożądanego wyjścia.
KROK 1: Zamień wejście (a) na jednostkę bazową
N-bitowy dodatek pomijający przeniesienie: 14 --> Nie jest wymagana konwersja
Wejście N ORAZ bramka: 2 --> Nie jest wymagana konwersja
KROK 2: Oceń formułę
Zastępowanie wartości wejściowych we wzorze
K = Ncarry/n --> 14/2
Ocenianie ... ...
K = 7
KROK 3: Konwertuj wynik na jednostkę wyjścia
7 --> Nie jest wymagana konwersja
OSTATNIA ODPOWIEDŹ
7 <-- Wejście K ORAZ bramka
(Obliczenie zakończone za 00.004 sekund)

Kredyty

Creator Image
Stworzone przez Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri utworzył ten kalkulator i 900+ więcej kalkulatorów!
Verifier Image
Zweryfikowane przez Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod zweryfikował ten kalkulator i 1900+ więcej kalkulatorów!

19 Podsystem ścieżki danych tablicowych Kalkulatory

Opóźnienie multipleksera
​ Iść Opóźnienie multipleksera = (Opóźnienie dodawania pomijania przeniesienia-(Opóźnienie propagacji+(2*(Wejście N ORAZ bramka-1)*Opóźnienie bramki AND-OR)-Opóźnienie XOR))/(Wejście K ORAZ bramka-1)
Opóźnienie sumatora Carry-Skip
​ Iść Opóźnienie dodawania pomijania przeniesienia = Opóźnienie propagacji+2*(Wejście N ORAZ bramka-1)*Opóźnienie bramki AND-OR+(Wejście K ORAZ bramka-1)*Opóźnienie multipleksera+Opóźnienie XOR
Opóźnienie dodatku Carry-Looker
​ Iść Opóźnienie dodatku Carry-Looker = Opóźnienie propagacji+Opóźnienie propagacji grupy+((Wejście N ORAZ bramka-1)+(Wejście K ORAZ bramka-1))*Opóźnienie bramki AND-OR+Opóźnienie XOR
Opóźnienie sumatora Carry-Increamentor
​ Iść Opóźnienie dodawania przyrostu przeniesienia = Opóźnienie propagacji+Opóźnienie propagacji grupy+(Wejście K ORAZ bramka-1)*Opóźnienie bramki AND-OR+Opóźnienie XOR
Krytyczne opóźnienie w bramkach
​ Iść Krytyczne opóźnienie w bramkach = Opóźnienie propagacji+(Wejście N ORAZ bramka+(Wejście K ORAZ bramka-2))*Opóźnienie bramki AND-OR+Opóźnienie multipleksera
Opóźnienie propagacji grupy
​ Iść Opóźnienie propagacji = Opóźnienie dodawania drzewa-(log2(Częstotliwość bezwzględna)*Opóźnienie bramki AND-OR+Opóźnienie XOR)
Tree Adder Delay
​ Iść Opóźnienie dodawania drzewa = Opóźnienie propagacji+log2(Częstotliwość bezwzględna)*Opóźnienie bramki AND-OR+Opóźnienie XOR
Pojemność komórki
​ Iść Pojemność ogniwa = (Pojemność bitowa*2*Wahania napięcia na Bitline)/(Napięcie dodatnie-(Wahania napięcia na Bitline*2))
Opóźnienie „XOR”.
​ Iść Opóźnienie XOR = Czas tętnienia-(Opóźnienie propagacji+(Bramy na ścieżce krytycznej-1)*Opóźnienie bramki AND-OR)
Opóźnienie ścieżki krytycznej Carry-Ripple Adder
​ Iść Czas tętnienia = Opóźnienie propagacji+(Bramy na ścieżce krytycznej-1)*Opóźnienie bramki AND-OR+Opóźnienie XOR
Pojemność bitowa
​ Iść Pojemność bitowa = ((Napięcie dodatnie*Pojemność ogniwa)/(2*Wahania napięcia na Bitline))-Pojemność ogniwa
Zmiana napięcia na Bitline
​ Iść Wahania napięcia na Bitline = (Napięcie dodatnie/2)*Pojemność ogniwa/(Pojemność ogniwa+Pojemność bitowa)
Pojemność uziemienia
​ Iść Pojemność uziemienia = ((Napięcie agresora*Sąsiadująca pojemność)/Napięcie ofiary)-Sąsiadująca pojemność
Obszar pamięci zawierający N bitów
​ Iść Obszar komórki pamięci = (Obszar jednobitowej komórki pamięci*Częstotliwość bezwzględna)/Wydajność macierzy
Obszar komórki pamięci
​ Iść Obszar jednobitowej komórki pamięci = (Wydajność macierzy*Obszar komórki pamięci)/Częstotliwość bezwzględna
Wydajność macierzy
​ Iść Wydajność macierzy = (Obszar jednobitowej komórki pamięci*Częstotliwość bezwzględna)/Obszar komórki pamięci
Dodatek N-Bit Carry-Skip
​ Iść N-bitowy dodatek pomijający przeniesienie = Wejście N ORAZ bramka*Wejście K ORAZ bramka
Bramka „I” z wejściem N
​ Iść Wejście N ORAZ bramka = N-bitowy dodatek pomijający przeniesienie/Wejście K ORAZ bramka
Bramka „I” wejścia K
​ Iść Wejście K ORAZ bramka = N-bitowy dodatek pomijający przeniesienie/Wejście N ORAZ bramka

Bramka „I” wejścia K Formułę

Wejście K ORAZ bramka = N-bitowy dodatek pomijający przeniesienie/Wejście N ORAZ bramka
K = Ncarry/n

Dlaczego multiplekser funkcji AND22-OR jest nieco wolniejszy niż funkcja AND-OR?

Ścieżka krytyczna sumatora obejmuje początkową logikę PG, wytwarzającą wynik z bitu 1, trzy bramki AND-OR przesyłające go do bitu 4, trzy multipleksery omijające go do C12, 3 bramki AND-OR przepuszczające go przez bit 15 i końcowy XOR do produkcji S16. Stąd multiplekser funkcji AND22-OR jest nieco wolniejszy niż funkcja AND-OR.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!