Puerta 'Y' de entrada K Solución

PASO 0: Resumen del cálculo previo
Fórmula utilizada
Entrada K y puerta = Sumador de salto de acarreo de N bits/N-entrada y puerta
K = Ncarry/n
Esta fórmula usa 3 Variables
Variables utilizadas
Entrada K y puerta - La puerta AND de entrada K se define como la k-ésima entrada en la puerta AND entre las puertas lógicas.
Sumador de salto de acarreo de N bits - N-bit Carry Skip Adder es ligeramente más lento que la función AND-OR.
N-entrada y puerta - La puerta AND de N entradas se define como el número de entradas en la puerta lógica AND para la salida deseada.
PASO 1: Convierta la (s) entrada (s) a la unidad base
Sumador de salto de acarreo de N bits: 14 --> No se requiere conversión
N-entrada y puerta: 2 --> No se requiere conversión
PASO 2: Evaluar la fórmula
Sustituir valores de entrada en una fórmula
K = Ncarry/n --> 14/2
Evaluar ... ...
K = 7
PASO 3: Convierta el resultado a la unidad de salida
7 --> No se requiere conversión
RESPUESTA FINAL
7 <-- Entrada K y puerta
(Cálculo completado en 00.004 segundos)

Créditos

Creado por Shobhit Dimri
Instituto de Tecnología Bipin Tripathi Kumaon (BTKIT), Dwarahat
¡Shobhit Dimri ha creado esta calculadora y 900+ más calculadoras!
Verificada por Urvi Rathod
Facultad de Ingeniería del Gobierno de Vishwakarma (VGEC), Ahmedabad
¡Urvi Rathod ha verificado esta calculadora y 1900+ más calculadoras!

19 Subsistema de ruta de datos de matriz Calculadoras

Retraso del multiplexor
Vamos Retardo del multiplexor = (Retraso del sumador de acarreo y salto-(Retardo de propagación+(2*(N-entrada y puerta-1)*Retardo de puerta Y-O)-Retraso XOR))/(Entrada K y puerta-1)
Retraso del sumador de carry-looker
Vamos Retraso del sumador de carry-looker = Retardo de propagación+Retraso de propagación del grupo+((N-entrada y puerta-1)+(Entrada K y puerta-1))*Retardo de puerta Y-O+Retraso XOR
Retraso de sumador de acarreo y salto
Vamos Retraso del sumador de acarreo y salto = Retardo de propagación+2*(N-entrada y puerta-1)*Retardo de puerta Y-O+(Entrada K y puerta-1)*Retardo del multiplexor+Retraso XOR
Retraso de sumador de incremento de acarreo
Vamos Retraso del sumador incrementador de acarreo = Retardo de propagación+Retraso de propagación del grupo+(Entrada K y puerta-1)*Retardo de puerta Y-O+Retraso XOR
Retraso crítico en las puertas
Vamos Retraso crítico en las puertas = Retardo de propagación+(N-entrada y puerta+(Entrada K y puerta-2))*Retardo de puerta Y-O+Retardo del multiplexor
Retardo de propagación de grupo
Vamos Retardo de propagación = Retraso del sumador de árboles-(log2(Frecuencia absoluta)*Retardo de puerta Y-O+Retraso XOR)
Retraso del sumador de árboles
Vamos Retraso del sumador de árboles = Retardo de propagación+log2(Frecuencia absoluta)*Retardo de puerta Y-O+Retraso XOR
Capacitancia de la celda
Vamos Capacitancia celular = (Capacitancia de bits*2*Oscilación de voltaje en Bitline)/(voltaje positivo-(Oscilación de voltaje en Bitline*2))
Capacitancia de bits
Vamos Capacitancia de bits = ((voltaje positivo*Capacitancia celular)/(2*Oscilación de voltaje en Bitline))-Capacitancia celular
Oscilación de voltaje en la línea de bits
Vamos Oscilación de voltaje en Bitline = (voltaje positivo/2)*Capacitancia celular/(Capacitancia celular+Capacitancia de bits)
Retraso 'XOR'
Vamos Retraso XOR = Tiempo de ondulación-(Retardo de propagación+(Puertas en el camino crítico-1)*Retardo de puerta Y-O)
Retardo de la ruta crítica del sumador de acarreo y ondulación
Vamos Tiempo de ondulación = Retardo de propagación+(Puertas en el camino crítico-1)*Retardo de puerta Y-O+Retraso XOR
Capacitancia de tierra
Vamos Capacitancia de tierra = ((Voltaje agresor*Capacitancia adyacente)/Voltaje de la víctima)-Capacitancia adyacente
Área de memoria que contiene N bits
Vamos Área de la celda de memoria = (Área de la celda de memoria de un bit*Frecuencia absoluta)/Eficiencia de la matriz
Área de celda de memoria
Vamos Área de la celda de memoria de un bit = (Eficiencia de la matriz*Área de la celda de memoria)/Frecuencia absoluta
Eficiencia de matriz
Vamos Eficiencia de la matriz = (Área de la celda de memoria de un bit*Frecuencia absoluta)/Área de la celda de memoria
Puerta 'Y' de entrada N
Vamos N-entrada y puerta = Sumador de salto de acarreo de N bits/Entrada K y puerta
Sumador de acarreo y salto de N bits
Vamos Sumador de salto de acarreo de N bits = N-entrada y puerta*Entrada K y puerta
Puerta 'Y' de entrada K
Vamos Entrada K y puerta = Sumador de salto de acarreo de N bits/N-entrada y puerta

Puerta 'Y' de entrada K Fórmula

Entrada K y puerta = Sumador de salto de acarreo de N bits/N-entrada y puerta
K = Ncarry/n

¿Por qué el multiplexor de una función AND22-OR es ligeramente más lento que la función AND-OR?

La ruta crítica del sumador implica que la lógica PG inicial produzca un acarreo del bit 1, tres puertas AND-OR que lo trasladen al bit 4, tres multiplexores que lo desvíen a C12, 3 puertas AND-OR que pasen al bit 15 y un final XOR para producir S16. Por lo tanto, el multiplexor de una función AND22-OR es ligeramente más lento que la función AND-OR.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!