K-Input 'E' Gate Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Entrada K E Porta = Adicionador de salto de transporte de N bits/Entrada N E Porta
K = Ncarry/n
Esta fórmula usa 3 Variáveis
Variáveis Usadas
Entrada K E Porta - A porta AND de entrada K é definida como a k-ésima entrada na porta AND entre as portas lógicas.
Adicionador de salto de transporte de N bits - O Carry Skip Adder de N bits é ligeiramente mais lento que a função AND-OR.
Entrada N E Porta - A porta AND de N entradas é definida como o número de entradas na porta lógica AND para a saída desejável.
ETAPA 1: Converter entrada (s) em unidade de base
Adicionador de salto de transporte de N bits: 14 --> Nenhuma conversão necessária
Entrada N E Porta: 2 --> Nenhuma conversão necessária
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
K = Ncarry/n --> 14/2
Avaliando ... ...
K = 7
PASSO 3: Converta o Resultado em Unidade de Saída
7 --> Nenhuma conversão necessária
RESPOSTA FINAL
7 <-- Entrada K E Porta
(Cálculo concluído em 00.004 segundos)

Créditos

Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

19 Subsistema de Datapath de matriz Calculadoras

Atraso do somador Carry-Looker
Vai Atraso do somador Carry-Looker = Atraso de propagação+Atraso de propagação de grupo+((Entrada N E Porta-1)+(Entrada K E Porta-1))*Atraso da porta AND-OR+Atraso XOR
Multiplexer Delay
Vai Atraso do multiplexador = (Atraso do somador Carry-Skip-(Atraso de propagação+(2*(Entrada N E Porta-1)*Atraso da porta AND-OR)-Atraso XOR))/(Entrada K E Porta-1)
Atraso Carry-Skip Adder
Vai Atraso do somador Carry-Skip = Atraso de propagação+2*(Entrada N E Porta-1)*Atraso da porta AND-OR+(Entrada K E Porta-1)*Atraso do multiplexador+Atraso XOR
Atraso do somador do Carry-Increamentor
Vai Atraso do adicionador de incremento de transporte = Atraso de propagação+Atraso de propagação de grupo+(Entrada K E Porta-1)*Atraso da porta AND-OR+Atraso XOR
Atraso Crítico em Portões
Vai Atraso Crítico em Portões = Atraso de propagação+(Entrada N E Porta+(Entrada K E Porta-2))*Atraso da porta AND-OR+Atraso do multiplexador
Atraso de Propagação de Grupo
Vai Atraso de propagação = Atraso do Somador de Árvore-(log2(Frequência Absoluta)*Atraso da porta AND-OR+Atraso XOR)
Atraso de adição de árvore
Vai Atraso do Somador de Árvore = Atraso de propagação+log2(Frequência Absoluta)*Atraso da porta AND-OR+Atraso XOR
Capacitância Celular
Vai Capacitância Celular = (Capacitância de bits*2*Oscilação de tensão no Bitline)/(Tensão Positiva-(Oscilação de tensão no Bitline*2))
Capacitância de bits
Vai Capacitância de bits = ((Tensão Positiva*Capacitância Celular)/(2*Oscilação de tensão no Bitline))-Capacitância Celular
Oscilação de tensão na linha de bits
Vai Oscilação de tensão no Bitline = (Tensão Positiva/2)*Capacitância Celular/(Capacitância Celular+Capacitância de bits)
Atraso 'XOR'
Vai Atraso XOR = Tempo de ondulação-(Atraso de propagação+(Portões no Caminho Crítico-1)*Atraso da porta AND-OR)
Capacitância de Terra
Vai Capacitância de Terra = ((Tensão Agressora*Capacitância Adjacente)/Tensão da Vítima)-Capacitância Adjacente
Carry-Ripple Adder Critical Path Delay
Vai Tempo de ondulação = Atraso de propagação+(Portões no Caminho Crítico-1)*Atraso da porta AND-OR+Atraso XOR
Área de memória contendo N bits
Vai Área da Célula de Memória = (Área da célula de memória de um bit*Frequência Absoluta)/Eficiência da matriz
Área da Célula de Memória
Vai Área da célula de memória de um bit = (Eficiência da matriz*Área da Célula de Memória)/Frequência Absoluta
Eficiência do Array
Vai Eficiência da matriz = (Área da célula de memória de um bit*Frequência Absoluta)/Área da Célula de Memória
N-Input 'E' Gate
Vai Entrada N E Porta = Adicionador de salto de transporte de N bits/Entrada K E Porta
Adicionador Carry-Skip de N-Bit
Vai Adicionador de salto de transporte de N bits = Entrada N E Porta*Entrada K E Porta
K-Input 'E' Gate
Vai Entrada K E Porta = Adicionador de salto de transporte de N bits/Entrada N E Porta

K-Input 'E' Gate Fórmula

Entrada K E Porta = Adicionador de salto de transporte de N bits/Entrada N E Porta
K = Ncarry/n

Por que o multiplexador de uma função AND22-OR é um pouco mais lento que a função AND-OR?

O caminho crítico do somador envolve a lógica PG inicial produzindo um carry out do bit 1, três portas AND-OR ondulando-o para o bit 4, três multiplexadores desviando-o para C12, 3 portas AND-OR ondulando através do bit 15 e um final XOR para produzir S16. Portanto, o multiplexador de uma função AND22-OR é um pouco mais lento que a função AND-OR.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!