Porte 'Et' d'entrée K Solution

ÉTAPE 0: Résumé du pré-calcul
Formule utilisée
Entrée K ET Porte = Additionneur de sauts de transport N-bits/Porte ET à entrée N
K = Ncarry/n
Cette formule utilise 3 Variables
Variables utilisées
Entrée K ET Porte - La porte ET à entrée K est définie comme la kième entrée de la porte ET parmi les portes logiques.
Additionneur de sauts de transport N-bits - N-bit Carry Skip Adder est légèrement plus lent que la fonction AND-OR.
Porte ET à entrée N - La porte ET à N entrées est définie comme le nombre d’entrées dans la porte logique ET pour la sortie souhaitée.
ÉTAPE 1: Convertir les entrées en unité de base
Additionneur de sauts de transport N-bits: 14 --> Aucune conversion requise
Porte ET à entrée N: 2 --> Aucune conversion requise
ÉTAPE 2: Évaluer la formule
Remplacement des valeurs d'entrée dans la formule
K = Ncarry/n --> 14/2
Évaluer ... ...
K = 7
ÉTAPE 3: Convertir le résultat en unité de sortie
7 --> Aucune conversion requise
RÉPONSE FINALE
7 <-- Entrée K ET Porte
(Calcul effectué en 00.004 secondes)

Crédits

Créé par Shobhit Dimri
Institut de technologie Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri a créé cette calculatrice et 900+ autres calculatrices!
Vérifié par Urvi Rathod
Collège d'ingénierie du gouvernement de Vishwakarma (VGEC), Ahmedabad
Urvi Rathod a validé cette calculatrice et 1900+ autres calculatrices!

19 Sous-système de chemin de données de tableau Calculatrices

Retard du multiplexeur
Aller Retard du multiplexeur = (Délai de l'additionneur de saut de retenue-(Délai de propagation+(2*(Porte ET à entrée N-1)*Délai de porte ET-OU)-Délai XOR))/(Entrée K ET Porte-1)
Délai d'additionneur de report
Aller Délai de l'additionneur de saut de retenue = Délai de propagation+2*(Porte ET à entrée N-1)*Délai de porte ET-OU+(Entrée K ET Porte-1)*Retard du multiplexeur+Délai XOR
Délai d'additionneur de portage
Aller Délai d'additionneur de portage = Délai de propagation+Délai de propagation du groupe+((Porte ET à entrée N-1)+(Entrée K ET Porte-1))*Délai de porte ET-OU+Délai XOR
Délai d'additionneur d'augmentation de report
Aller Délai de l'additionneur d'incrément de report = Délai de propagation+Délai de propagation du groupe+(Entrée K ET Porte-1)*Délai de porte ET-OU+Délai XOR
Retard critique dans les portes
Aller Retard critique dans les portes = Délai de propagation+(Porte ET à entrée N+(Entrée K ET Porte-2))*Délai de porte ET-OU+Retard du multiplexeur
Délai de propagation de groupe
Aller Délai de propagation = Délai de l'additionneur d'arbre-(log2(Fréquence absolue)*Délai de porte ET-OU+Délai XOR)
Délai d'additionneur d'arbre
Aller Délai de l'additionneur d'arbre = Délai de propagation+log2(Fréquence absolue)*Délai de porte ET-OU+Délai XOR
Capacité de cellule
Aller Capacité cellulaire = (Capacité des bits*2*Variation de tension sur Bitline)/(Tension positive-(Variation de tension sur Bitline*2))
Capacité de bit
Aller Capacité des bits = ((Tension positive*Capacité cellulaire)/(2*Variation de tension sur Bitline))-Capacité cellulaire
Variation de tension sur Bitline
Aller Variation de tension sur Bitline = (Tension positive/2)*Capacité cellulaire/(Capacité cellulaire+Capacité des bits)
Délai « XOR »
Aller Délai XOR = Temps d'ondulation-(Délai de propagation+(Portes sur le chemin critique-1)*Délai de porte ET-OU)
Retard du chemin critique de l'additionneur de report d'ondulation
Aller Temps d'ondulation = Délai de propagation+(Portes sur le chemin critique-1)*Délai de porte ET-OU+Délai XOR
Capacité au sol
Aller Capacité au sol = ((Tension de l'agresseur*Capacité adjacente)/Tension de la victime)-Capacité adjacente
Zone de mémoire contenant N bits
Aller Zone de cellule mémoire = (Zone d'une cellule mémoire d'un bit*Fréquence absolue)/Efficacité de la baie
Zone de cellule mémoire
Aller Zone d'une cellule mémoire d'un bit = (Efficacité de la baie*Zone de cellule mémoire)/Fréquence absolue
Efficacité de la baie
Aller Efficacité de la baie = (Zone d'une cellule mémoire d'un bit*Fréquence absolue)/Zone de cellule mémoire
Porte 'Et' d'entrée N
Aller Porte ET à entrée N = Additionneur de sauts de transport N-bits/Entrée K ET Porte
N-Bit Carry-Skip Adder
Aller Additionneur de sauts de transport N-bits = Porte ET à entrée N*Entrée K ET Porte
Porte 'Et' d'entrée K
Aller Entrée K ET Porte = Additionneur de sauts de transport N-bits/Porte ET à entrée N

Porte 'Et' d'entrée K Formule

Entrée K ET Porte = Additionneur de sauts de transport N-bits/Porte ET à entrée N
K = Ncarry/n

Pourquoi le multiplexeur d'une fonction AND22-OR est-il légèrement plus lent que la fonction AND-OR ?

Le chemin critique de l'additionneur implique la logique PG initiale produisant un report du bit 1, trois portes ET-OU l'ondulant jusqu'au bit 4, trois multiplexeurs le contournant vers C12, 3 portes ET-OU traversant le bit 15, et un final XOR pour produire S16. Par conséquent, le multiplexeur d'une fonction AND22-OR est légèrement plus lent que la fonction AND-OR.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!