Kapazität der externen Last Lösung

SCHRITT 0: Zusammenfassung vor der Berechnung
Gebrauchte Formel
Kapazität der externen Last = Ausschwärmen*Eingangskapazität
Cout = h*Cin
Diese formel verwendet 3 Variablen
Verwendete Variablen
Kapazität der externen Last - (Gemessen in Farad) - Die Kapazität der externen Last ist die Größe der Kapazität des externen Schaltkreises parallel zum Schaltkreis selbst.
Ausschwärmen - Fanout ist die Anzahl ähnlicher Gate-Eingänge, die ein Gate-Ausgang ansteuern kann. Mit anderen Worten, es stellt die Anzahl der Gates oder Lasten dar, die an den Ausgang des aktuellen Gates angeschlossen sind.
Eingangskapazität - (Gemessen in Farad) - Die Eingangskapazität stellt die Kapazität dar, die am Eingang des Gates auftritt. Es ist die Summe aller Kapazitäten, die mit den Eingängen des Gates verbunden sind.
SCHRITT 1: Konvertieren Sie die Eingänge in die Basiseinheit
Ausschwärmen: 0.84 --> Keine Konvertierung erforderlich
Eingangskapazität: 50 Pikofarad --> 5E-11 Farad (Überprüfen sie die konvertierung ​hier)
SCHRITT 2: Formel auswerten
Eingabewerte in Formel ersetzen
Cout = h*Cin --> 0.84*5E-11
Auswerten ... ...
Cout = 4.2E-11
SCHRITT 3: Konvertieren Sie das Ergebnis in die Ausgabeeinheit
4.2E-11 Farad -->42 Pikofarad (Überprüfen sie die konvertierung ​hier)
ENDGÜLTIGE ANTWORT
42 Pikofarad <-- Kapazität der externen Last
(Berechnung in 00.006 sekunden abgeschlossen)

Credits

Creator Image
Erstellt von Shobhit Dimri
Bipin Tripathi Kumaon Institut für Technologie (BTKIT), Dwarahat
Shobhit Dimri hat diesen Rechner und 900+ weitere Rechner erstellt!
Verifier Image
Geprüft von Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod hat diesen Rechner und 1900+ weitere Rechner verifiziert!

20 CMOS-Spezialsubsystem Taschenrechner

Serienwiderstand von Verpackung zu Luft
​ Gehen Serienwiderstand vom Paket zur Luft = Wärmewiderstand zwischen Verbindungsstelle und Umgebung-Serienwiderstand vom Chip zum Gehäuse
Reihenwiderstand von Chip zu Gehäuse
​ Gehen Serienwiderstand vom Chip zum Gehäuse = Wärmewiderstand zwischen Verbindungsstelle und Umgebung-Serienwiderstand vom Paket zur Luft
Wechselrichterleistung
​ Gehen Wechselrichterleistung = (Verzögerung der Ketten-(Elektrischer Aufwand 1+Elektrischer Aufwand 2))/2
Elektrischer Aufwand des Wechselrichters 1
​ Gehen Elektrischer Aufwand 1 = Verzögerung der Ketten-(Elektrischer Aufwand 2+2*Wechselrichterleistung)
Elektrischer Aufwand des Wechselrichters 2
​ Gehen Elektrischer Aufwand 2 = Verzögerung der Ketten-(Elektrischer Aufwand 1+2*Wechselrichterleistung)
Verzögerung für zwei Wechselrichter in Reihe
​ Gehen Verzögerung der Ketten = Elektrischer Aufwand 1+Elektrischer Aufwand 2+2*Wechselrichterleistung
Thermischer Widerstand zwischen Sperrschicht und Umgebung
​ Gehen Wärmewiderstand zwischen Verbindungsstelle und Umgebung = Temperaturdifferenztransistoren/Stromverbrauch des Chips
Temperaturunterschied zwischen Transistoren
​ Gehen Temperaturdifferenztransistoren = Wärmewiderstand zwischen Verbindungsstelle und Umgebung*Stromverbrauch des Chips
Stromverbrauch des Chips
​ Gehen Stromverbrauch des Chips = Temperaturdifferenztransistoren/Wärmewiderstand zwischen Verbindungsstelle und Umgebung
Übertragungsfunktion von PLL
​ Gehen Übertragungsfunktion PLL = PLL-Ausgangstaktphase/Eingangsreferenztaktphase
Eingangstakt Phase PLL
​ Gehen Eingangsreferenztaktphase = PLL-Ausgangstaktphase/Übertragungsfunktion PLL
Ausgangstaktphase PLL
​ Gehen PLL-Ausgangstaktphase = Übertragungsfunktion PLL*Eingangsreferenztaktphase
PLL-Phasendetektorfehler
​ Gehen PLL-Fehlerdetektor = Eingangsreferenztaktphase-Feedback Clock PLL
Rückkopplungsuhr PLL
​ Gehen Feedback Clock PLL = Eingangsreferenztaktphase-PLL-Fehlerdetektor
Änderung der Uhrphase
​ Gehen Phasenwechsel der Uhr = PLL-Ausgangstaktphase/Absolute Frequenz
Kapazität der externen Last
​ Gehen Kapazität der externen Last = Ausschwärmen*Eingangskapazität
Änderung der Taktfrequenz
​ Gehen Änderung der Taktfrequenz = Ausschwärmen/Absolute Frequenz
Fanout von Tor
​ Gehen Ausschwärmen = Bühnenaufwand/Logischer Aufwand
Bühnenaufwand
​ Gehen Bühnenaufwand = Ausschwärmen*Logischer Aufwand
Torverzögerung
​ Gehen Gate-Verzögerung = 2^(N-Bit-SRAM)

Kapazität der externen Last Formel

Kapazität der externen Last = Ausschwärmen*Eingangskapazität
Cout = h*Cin

Was wissen Sie über das lineare Verzögerungsmodell?

Das RC-Verzögerungsmodell zeigte, dass die Verzögerung eine lineare Funktion des Fanout eines Gatters ist. Basierend auf dieser Beobachtung vereinfachen Entwickler die Verzögerungsanalyse weiter, indem sie ein Gatter durch die Steigung und den y-Abschnitt dieser Funktion charakterisieren. Die Komplexität wird durch den logischen Aufwand repräsentiert, g. Komplexere Gatter haben einen größeren logischen Aufwand, was darauf hinweist, dass sie länger brauchen, um einen gegebenen Fanout zu treiben. Ein Gate, das h identische Kopien von sich selbst antreibt, soll einen Fanout oder elektrischen Aufwand von h haben.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!