N-Eingang 'Und' Gatter Lösung

SCHRITT 0: Zusammenfassung vor der Berechnung
Gebrauchte Formel
N-Eingang UND Tor = N-Bit-Carry-Skip-Addierer/K-Eingang UND Tor
n = Ncarry/K
Diese formel verwendet 3 Variablen
Verwendete Variablen
N-Eingang UND Tor - Das UND-Gatter mit N Eingängen ist definiert als die Anzahl der Eingänge im UND-Logikgatter für den gewünschten Ausgang.
N-Bit-Carry-Skip-Addierer - Der N-Bit-Carry-Skip-Addierer ist etwas langsamer als die UND-ODER-Funktion.
K-Eingang UND Tor - Das UND-Gatter mit K-Eingang ist als der k-te Eingang im UND-Gatter unter den logischen Gattern definiert.
SCHRITT 1: Konvertieren Sie die Eingänge in die Basiseinheit
N-Bit-Carry-Skip-Addierer: 14 --> Keine Konvertierung erforderlich
K-Eingang UND Tor: 7 --> Keine Konvertierung erforderlich
SCHRITT 2: Formel auswerten
Eingabewerte in Formel ersetzen
n = Ncarry/K --> 14/7
Auswerten ... ...
n = 2
SCHRITT 3: Konvertieren Sie das Ergebnis in die Ausgabeeinheit
2 --> Keine Konvertierung erforderlich
ENDGÜLTIGE ANTWORT
2 <-- N-Eingang UND Tor
(Berechnung in 00.005 sekunden abgeschlossen)

Credits

Creator Image
Erstellt von Shobhit Dimri
Bipin Tripathi Kumaon Institut für Technologie (BTKIT), Dwarahat
Shobhit Dimri hat diesen Rechner und 900+ weitere Rechner erstellt!
Verifier Image
Geprüft von Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod hat diesen Rechner und 1900+ weitere Rechner verifiziert!

19 Array-Datenpfad-Subsystem Taschenrechner

Verzögerung des Carry-Looker-Addierers
​ Gehen Verzögerung des Carry-Looker-Addierers = Ausbreitungsverzögerung+Gruppenausbreitungsverzögerung+((N-Eingang UND Tor-1)+(K-Eingang UND Tor-1))*UND-ODER-Gate-Verzögerung+XOR-Verzögerung
Multiplexer-Verzögerung
​ Gehen Multiplexer-Verzögerung = (Carry-Skip-Addiererverzögerung-(Ausbreitungsverzögerung+(2*(N-Eingang UND Tor-1)*UND-ODER-Gate-Verzögerung)-XOR-Verzögerung))/(K-Eingang UND Tor-1)
Carry-Skip Adder Delay
​ Gehen Carry-Skip-Addiererverzögerung = Ausbreitungsverzögerung+2*(N-Eingang UND Tor-1)*UND-ODER-Gate-Verzögerung+(K-Eingang UND Tor-1)*Multiplexer-Verzögerung+XOR-Verzögerung
Carry-Increamentor Adder Delay
​ Gehen Übertrags-Inkrementator-Addierer-Verzögerung = Ausbreitungsverzögerung+Gruppenausbreitungsverzögerung+(K-Eingang UND Tor-1)*UND-ODER-Gate-Verzögerung+XOR-Verzögerung
Kritische Verzögerung bei Gates
​ Gehen Kritische Verzögerung bei Gates = Ausbreitungsverzögerung+(N-Eingang UND Tor+(K-Eingang UND Tor-2))*UND-ODER-Gate-Verzögerung+Multiplexer-Verzögerung
Verzögerung der Gruppenausbreitung
​ Gehen Ausbreitungsverzögerung = Verzögerung des Baumaddierers-(log2(Absolute Frequenz)*UND-ODER-Gate-Verzögerung+XOR-Verzögerung)
Verzögerung der Baumaddierer
​ Gehen Verzögerung des Baumaddierers = Ausbreitungsverzögerung+log2(Absolute Frequenz)*UND-ODER-Gate-Verzögerung+XOR-Verzögerung
Zellkapazität
​ Gehen Zellkapazität = (Bitkapazität*2*Spannungsschwankung auf Bitline)/(Positive Spannung-(Spannungsschwankung auf Bitline*2))
'XOR'-Verzögerung
​ Gehen XOR-Verzögerung = Ripple-Zeit-(Ausbreitungsverzögerung+(Gates auf kritischem Weg-1)*UND-ODER-Gate-Verzögerung)
Kritische Pfadverzögerung des Carry-Ripple-Addierers
​ Gehen Ripple-Zeit = Ausbreitungsverzögerung+(Gates auf kritischem Weg-1)*UND-ODER-Gate-Verzögerung+XOR-Verzögerung
Bitkapazität
​ Gehen Bitkapazität = ((Positive Spannung*Zellkapazität)/(2*Spannungsschwankung auf Bitline))-Zellkapazität
Spannungsschwankung an der Bitleitung
​ Gehen Spannungsschwankung auf Bitline = (Positive Spannung/2)*Zellkapazität/(Zellkapazität+Bitkapazität)
Erdkapazität
​ Gehen Erdkapazität = ((Angreiferspannung*Angrenzende Kapazität)/Opferspannung)-Angrenzende Kapazität
Speicherbereich mit N Bits
​ Gehen Bereich der Gedächtniszelle = (Bereich einer Ein-Bit-Speicherzelle*Absolute Frequenz)/Array-Effizienz
Bereich der Speicherzelle
​ Gehen Bereich einer Ein-Bit-Speicherzelle = (Array-Effizienz*Bereich der Gedächtniszelle)/Absolute Frequenz
Array-Effizienz
​ Gehen Array-Effizienz = (Bereich einer Ein-Bit-Speicherzelle*Absolute Frequenz)/Bereich der Gedächtniszelle
N-Bit Carry-Skip-Addierer
​ Gehen N-Bit-Carry-Skip-Addierer = N-Eingang UND Tor*K-Eingang UND Tor
K-Eingang 'Und' Gatter
​ Gehen K-Eingang UND Tor = N-Bit-Carry-Skip-Addierer/N-Eingang UND Tor
N-Eingang 'Und' Gatter
​ Gehen N-Eingang UND Tor = N-Bit-Carry-Skip-Addierer/K-Eingang UND Tor

N-Eingang 'Und' Gatter Formel

N-Eingang UND Tor = N-Bit-Carry-Skip-Addierer/K-Eingang UND Tor
n = Ncarry/K

Welche Bedeutung hat der Carry-Skip-Addierer?

Der Carry-Skip-Addierer verkürzt den kritischen Pfad, indem er die Gruppenausbreitungssignale für jede Carry-Kette berechnet und diese verwendet, um lange Carry-Welligkeiten zu überspringen. Die Rechtecke berechnen die bitweise Ausbreitung und erzeugen Signale und enthalten auch ein UND-Gatter mit 4 Eingängen für das Ausbreitungssignal der 4-Bit-Gruppe. Der Skip-Multiplexer wählt den Gruppen-Übertrag aus, wenn die Gruppenausbreitung wahr ist, oder den Ripple-Addierer-Übertrag, andernfalls.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!