Ritardo della porta AND-OR nella cella grigia Soluzione

FASE 0: Riepilogo pre-calcolo
Formula utilizzata
Ritardo del cancello AND OR = (Ritardo del percorso critico-Ritardo totale di propagazione-Ritardo cancello XOR)/(Cancelli sul percorso critico-1)
tAO = (Tdelay-tpd-tXOR)/(Ngates-1)
Questa formula utilizza 5 Variabili
Variabili utilizzate
Ritardo del cancello AND OR - (Misurato in Secondo) - Il ritardo del cancello AND/OR nella cella grigia è definito come il ritardo nel tempo di calcolo nel cancello AND/OR quando la logica viene attraversata.
Ritardo del percorso critico - (Misurato in Secondo) - Il ritardo del percorso critico è la somma dei ritardi dello shifter, del complementare condizionale (per la sottrazione), del sommatore e del registro.
Ritardo totale di propagazione - (Misurato in Secondo) - Il ritardo di propagazione totale si riferisce in genere al tempo di salita o di discesa nelle porte logiche. Questo è il tempo impiegato da una porta logica per cambiare il suo stato di uscita in base a un cambiamento nello stato di ingresso.
Ritardo cancello XOR - (Misurato in Secondo) - XOR Ritardo del gate definito come il ritardo di 2 che hanno i gate di XOR, perché in realtà sono costituiti da una combinazione di AND e OR.
Cancelli sul percorso critico - Le porte sul percorso critico sono definite come il numero totale di porte logiche richieste durante un tempo di ciclo in CMOS.
PASSAGGIO 1: conversione degli ingressi in unità di base
Ritardo del percorso critico: 300 Nanosecondo --> 3E-07 Secondo (Controlla la conversione qui)
Ritardo totale di propagazione: 71 Nanosecondo --> 7.1E-08 Secondo (Controlla la conversione qui)
Ritardo cancello XOR: 32 Nanosecondo --> 3.2E-08 Secondo (Controlla la conversione qui)
Cancelli sul percorso critico: 10 --> Nessuna conversione richiesta
FASE 2: valutare la formula
Sostituzione dei valori di input nella formula
tAO = (Tdelay-tpd-tXOR)/(Ngates-1) --> (3E-07-7.1E-08-3.2E-08)/(10-1)
Valutare ... ...
tAO = 2.18888888888889E-08
PASSAGGIO 3: conversione del risultato nell'unità di output
2.18888888888889E-08 Secondo -->21.8888888888889 Nanosecondo (Controlla la conversione qui)
RISPOSTA FINALE
21.8888888888889 21.88889 Nanosecondo <-- Ritardo del cancello AND OR
(Calcolo completato in 00.004 secondi)

Titoli di coda

Creato da Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri ha creato questa calcolatrice e altre 900+ altre calcolatrici!
Verificato da Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod ha verificato questa calcolatrice e altre 1900+ altre calcolatrici!

13 Caratteristiche di ritardo CMOS Calcolatrici

Ritardo aumento
Partire Ritardo in aumento = Ritardo di salita intrinseco+(Aumentare la resistenza*Capacità di ritardo)+(Aumento della pendenza*Ritardo precedente)
Ritardo della porta AND-OR nella cella grigia
Partire Ritardo del cancello AND OR = (Ritardo del percorso critico-Ritardo totale di propagazione-Ritardo cancello XOR)/(Cancelli sul percorso critico-1)
Ritardo delle porte di propagazione a 1 bit
Partire Ritardo totale di propagazione = Ritardo del percorso critico-((Cancelli sul percorso critico-1)*Ritardo del cancello AND OR+Ritardo cancello XOR)
Ritardo di propagazione nel circuito
Partire Ritardo di propagazione del circuito = (Ritardo di propagazione da alto a basso+Ritardo di propagazione da basso ad alto)/2
Ritardo di propagazione senza capacità parassita
Partire Capacità del ritardo di propagazione = Ritardo di propagazione del circuito/Ritardo normalizzato
Ritardo di propagazione
Partire Ritardo totale di propagazione = Ritardo normalizzato*Capacità del ritardo di propagazione
Ritardo normalizzato
Partire Ritardo normalizzato = Ritardo totale di propagazione/Capacità del ritardo di propagazione
Linea di ritardo controllata dalla tensione
Partire Linea di ritardo controllata dalla tensione = Piccolo ritardo di deviazione/Guadagno VCDL
Piccolo ritardo di deviazione
Partire Piccolo ritardo di deviazione = Guadagno VCDL*Linea di ritardo controllata dalla tensione
Guadagno VCDL
Partire Guadagno VCDL = Piccolo ritardo di deviazione/Linea di ritardo controllata dalla tensione
Tasso di vantaggio
Partire Tasso di vantaggio = (Ora di alzarsi+Tempo di caduta)/2
Tempo di caduta
Partire Tempo di caduta = 2*Tasso di vantaggio-Ora di alzarsi
Ora di alzarsi
Partire Ora di alzarsi = 2*Tasso di vantaggio-Tempo di caduta

Ritardo della porta AND-OR nella cella grigia Formula

Ritardo del cancello AND OR = (Ritardo del percorso critico-Ritardo totale di propagazione-Ritardo cancello XOR)/(Cancelli sul percorso critico-1)
tAO = (Tdelay-tpd-tXOR)/(Ngates-1)

Spiegare l'addizione Carry-Ripple PG

Il percorso critico del sommatore carry-ripple passa da carry-in a carry-out lungo i gate di maggioranza della catena di riporto. Poiché i segnali P e G si saranno già stabilizzati quando arriva il riporto, possiamo usarli per semplificare la funzione di maggioranza in una porta AND-OR. Poiché Ci = Gi:0, l'addizione carry-ripple può ora essere vista come il caso estremo della logica PG di gruppo in cui un gruppo a 1 bit viene combinato con un gruppo i-bit per formare un gruppo (i 1)-bit. In questo estremo, i segnali di propagazione del gruppo non vengono mai utilizzati e non devono essere calcolati. La Figura 11.14 mostra un sommatore carry-ripple a 4 bit. Il percorso di riporto critico ora procede attraverso una catena di porte AND-OR anziché una catena di porte di maggioranza

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!