Atraso do portão AND-OR na célula cinza Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Atraso da porta AND OR = (Atraso no caminho crítico-Atraso total de propagação-Atraso da porta XOR)/(Portões no Caminho Crítico-1)
tAO = (Tdelay-tpd-tXOR)/(Ngates-1)
Esta fórmula usa 5 Variáveis
Variáveis Usadas
Atraso da porta AND OR - (Medido em Segundo) - O atraso da porta AND OR na célula cinza é definido como o atraso no tempo de computação na porta AND/OR quando a lógica passa por ela.
Atraso no caminho crítico - (Medido em Segundo) - O atraso do caminho crítico é a soma dos atrasos do deslocador, do complementador condicional (para a subtração), do somador e do registrador.
Atraso total de propagação - (Medido em Segundo) - O atraso total de propagação normalmente se refere ao tempo de subida ou descida em portas lógicas. Este é o tempo que leva para uma porta lógica mudar seu estado de saída com base em uma mudança no estado de entrada.
Atraso da porta XOR - (Medido em Segundo) - Atraso da porta XOR definido como o atraso de 2 que as portas XOR possuem, porque na verdade são compostas por uma combinação de ANDs e ORs.
Portões no Caminho Crítico - Portas no caminho crítico são definidas como o número total de portas lógicas necessárias durante um tempo de ciclo no CMOS.
ETAPA 1: Converter entrada (s) em unidade de base
Atraso no caminho crítico: 300 Nanossegundo --> 3E-07 Segundo (Verifique a conversão ​aqui)
Atraso total de propagação: 71 Nanossegundo --> 7.1E-08 Segundo (Verifique a conversão ​aqui)
Atraso da porta XOR: 32 Nanossegundo --> 3.2E-08 Segundo (Verifique a conversão ​aqui)
Portões no Caminho Crítico: 10 --> Nenhuma conversão necessária
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
tAO = (Tdelay-tpd-tXOR)/(Ngates-1) --> (3E-07-7.1E-08-3.2E-08)/(10-1)
Avaliando ... ...
tAO = 2.18888888888889E-08
PASSO 3: Converta o Resultado em Unidade de Saída
2.18888888888889E-08 Segundo -->21.8888888888889 Nanossegundo (Verifique a conversão ​aqui)
RESPOSTA FINAL
21.8888888888889 21.88889 Nanossegundo <-- Atraso da porta AND OR
(Cálculo concluído em 00.020 segundos)

Créditos

Creator Image
Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verifier Image
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

13 Características de atraso CMOS Calculadoras

Aumento de atraso
​ Vai Aumento de atraso = Atraso de subida intrínseco+(Resistência à subida*Capacitância de atraso)+(Elevação da inclinação*Atrasar Anterior)
Atraso de portas de propagação de 1 bit
​ Vai Atraso total de propagação = Atraso no caminho crítico-((Portões no Caminho Crítico-1)*Atraso da porta AND OR+Atraso da porta XOR)
Atraso do portão AND-OR na célula cinza
​ Vai Atraso da porta AND OR = (Atraso no caminho crítico-Atraso total de propagação-Atraso da porta XOR)/(Portões no Caminho Crítico-1)
Atraso de propagação no circuito
​ Vai Atraso de propagação do circuito = (Atraso de propagação alto a baixo+Atraso de propagação baixo a alto)/2
Atraso de propagação sem capacitância parasita
​ Vai Capacidade de atraso de propagação = Atraso de propagação do circuito/Atraso normalizado
Atraso de propagação
​ Vai Atraso total de propagação = Atraso normalizado*Capacidade de atraso de propagação
Atraso Normalizado
​ Vai Atraso normalizado = Atraso total de propagação/Capacidade de atraso de propagação
Linha de atraso controlada por tensão
​ Vai Linha de atraso controlada por tensão = Pequeno atraso de desvio/Ganho VCDL
Atraso de pequeno desvio
​ Vai Pequeno atraso de desvio = Ganho VCDL*Linha de atraso controlada por tensão
Ganho VCDL
​ Vai Ganho VCDL = Pequeno atraso de desvio/Linha de atraso controlada por tensão
Taxa de margem
​ Vai Taxa de borda = (Tempo de subida+Tempo de outono)/2
Tempo de outono
​ Vai Tempo de outono = 2*Taxa de borda-Tempo de subida
Tempo de subida
​ Vai Tempo de subida = 2*Taxa de borda-Tempo de outono

Atraso do portão AND-OR na célula cinza Fórmula

Atraso da porta AND OR = (Atraso no caminho crítico-Atraso total de propagação-Atraso da porta XOR)/(Portões no Caminho Crítico-1)
tAO = (Tdelay-tpd-tXOR)/(Ngates-1)

Explique a adição de PG Carry-Ripple

O caminho crítico do somador carry-ripple passa de carry-in para carry-out ao longo das portas majoritárias da cadeia de transporte. Como os sinais P e G já estarão estabilizados quando o carry chegar, podemos usá-los para simplificar a função majoritária em uma porta AND-OR. Como Ci = Gi:0, a adição de carry-ripple pode agora ser vista como o caso extremo da lógica de grupo PG em que um grupo de 1 bit é combinado com um grupo de i-bit para formar um grupo de (i 1) bit. Nesse extremo, os sinais de propagação de grupo nunca são usados e não precisam ser computados. A Figura 11.14 mostra um somador carry-ripple de 4 bits. O caminho de transporte crítico agora prossegue através de uma cadeia de portas AND-OR em vez de uma cadeia de portas majoritárias

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!