Verzögerung des UND-ODER-Gatters in der grauen Zelle Lösung

SCHRITT 0: Zusammenfassung vor der Berechnung
Gebrauchte Formel
Verzögerung des UND-ODER-Gatters = (Kritische Pfadverzögerung-Gesamtausbreitungsverzögerung-XOR-Gate-Verzögerung)/(Gates auf kritischem Weg-1)
tAO = (Tdelay-tpd-tXOR)/(Ngates-1)
Diese formel verwendet 5 Variablen
Verwendete Variablen
Verzögerung des UND-ODER-Gatters - (Gemessen in Zweite) - Die Verzögerung des UND-ODER-Gatters in der grauen Zelle ist definiert als die Verzögerung der Rechenzeit im UND/ODER-Gatter, wenn die Logik durch dieses hindurchgeleitet wird.
Kritische Pfadverzögerung - (Gemessen in Zweite) - Die kritische Pfadverzögerung ist die Summe der Verzögerungen des Schiebers, des bedingten Komplementierers (für die Subtraktion), des Addierers und des Registers.
Gesamtausbreitungsverzögerung - (Gemessen in Zweite) - Die gesamte Ausbreitungsverzögerung bezieht sich typischerweise auf die Anstiegszeit oder Abfallzeit in Logikgattern. Dies ist die Zeit, die ein Logikgatter benötigt, um seinen Ausgangszustand basierend auf einer Änderung des Eingangszustands zu ändern.
XOR-Gate-Verzögerung - (Gemessen in Zweite) - Die XOR-Gatterverzögerung ist definiert als die Verzögerung von 2, die XOR-Gatter haben, da sie eigentlich aus einer Kombination von UND- und ODER-Verknüpfungen bestehen.
Gates auf kritischem Weg - Gatter auf kritischem Pfad sind definiert als die Gesamtzahl der Logikgatter, die während einer Zykluszeit im CMOS benötigt werden.
SCHRITT 1: Konvertieren Sie die Eingänge in die Basiseinheit
Kritische Pfadverzögerung: 300 Nanosekunde --> 3E-07 Zweite (Überprüfen sie die konvertierung ​hier)
Gesamtausbreitungsverzögerung: 71 Nanosekunde --> 7.1E-08 Zweite (Überprüfen sie die konvertierung ​hier)
XOR-Gate-Verzögerung: 32 Nanosekunde --> 3.2E-08 Zweite (Überprüfen sie die konvertierung ​hier)
Gates auf kritischem Weg: 10 --> Keine Konvertierung erforderlich
SCHRITT 2: Formel auswerten
Eingabewerte in Formel ersetzen
tAO = (Tdelay-tpd-tXOR)/(Ngates-1) --> (3E-07-7.1E-08-3.2E-08)/(10-1)
Auswerten ... ...
tAO = 2.18888888888889E-08
SCHRITT 3: Konvertieren Sie das Ergebnis in die Ausgabeeinheit
2.18888888888889E-08 Zweite -->21.8888888888889 Nanosekunde (Überprüfen sie die konvertierung ​hier)
ENDGÜLTIGE ANTWORT
21.8888888888889 21.88889 Nanosekunde <-- Verzögerung des UND-ODER-Gatters
(Berechnung in 00.004 sekunden abgeschlossen)

Credits

Creator Image
Erstellt von Shobhit Dimri
Bipin Tripathi Kumaon Institut für Technologie (BTKIT), Dwarahat
Shobhit Dimri hat diesen Rechner und 900+ weitere Rechner erstellt!
Verifier Image
Geprüft von Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod hat diesen Rechner und 1900+ weitere Rechner verifiziert!

13 CMOS-Verzögerungseigenschaften Taschenrechner

Anstieg verzögern
​ Gehen Verzögerungsanstieg = Eigene Anstiegsverzögerung+(Erhebe den Widerstand*Verzögerungskapazität)+(Hanganstieg*Zurück verzögern)
Verzögerung des UND-ODER-Gatters in der grauen Zelle
​ Gehen Verzögerung des UND-ODER-Gatters = (Kritische Pfadverzögerung-Gesamtausbreitungsverzögerung-XOR-Gate-Verzögerung)/(Gates auf kritischem Weg-1)
Verzögerung von 1-Bit-Propagate-Gates
​ Gehen Gesamtausbreitungsverzögerung = Kritische Pfadverzögerung-((Gates auf kritischem Weg-1)*Verzögerung des UND-ODER-Gatters+XOR-Gate-Verzögerung)
Ausbreitungsverzögerung im Schaltkreis
​ Gehen Verzögerung der Schaltungsausbreitung = (Ausbreitungsverzögerung von hoch nach niedrig+Ausbreitungsverzögerung niedrig bis hoch)/2
Laufzeitverzögerung ohne parasitäre Kapazität
​ Gehen Ausbreitungsverzögerungskapazität = Verzögerung der Schaltungsausbreitung/Normalisierte Verzögerung
Normalisierte Verzögerung
​ Gehen Normalisierte Verzögerung = Gesamtausbreitungsverzögerung/Ausbreitungsverzögerungskapazität
Ausbreitungsverzögerung
​ Gehen Gesamtausbreitungsverzögerung = Normalisierte Verzögerung*Ausbreitungsverzögerungskapazität
Spannungsgesteuerte Verzögerungsleitung
​ Gehen Spannungsgesteuerte Verzögerungsleitung = Kleine Abweichungsverzögerung/VCDL-Verstärkung
Kleine Abweichungsverzögerung
​ Gehen Kleine Abweichungsverzögerung = VCDL-Verstärkung*Spannungsgesteuerte Verzögerungsleitung
VCDL-Verstärkung
​ Gehen VCDL-Verstärkung = Kleine Abweichungsverzögerung/Spannungsgesteuerte Verzögerungsleitung
Edge-Rate
​ Gehen Kantenrate = (Aufstiegszeit+Abfallzeit)/2
Aufstiegszeit
​ Gehen Aufstiegszeit = 2*Kantenrate-Abfallzeit
Abfallzeit
​ Gehen Abfallzeit = 2*Kantenrate-Aufstiegszeit

Verzögerung des UND-ODER-Gatters in der grauen Zelle Formel

Verzögerung des UND-ODER-Gatters = (Kritische Pfadverzögerung-Gesamtausbreitungsverzögerung-XOR-Gate-Verzögerung)/(Gates auf kritischem Weg-1)
tAO = (Tdelay-tpd-tXOR)/(Ngates-1)

Erklären Sie die PG-Carry-Ripple-Addition

Der kritische Pfad des Carry-Ripple-Addierers verläuft vom Carry-In zum Carry-Out entlang der Majority-Gates der Carry-Kette. Da sich die P- und G-Signale zum Zeitpunkt des Eintreffens des Übertrags bereits stabilisiert haben, können wir sie verwenden, um die Mehrheitsfunktion zu einem UND-ODER-Gatter zu vereinfachen. Da Ci = Gi:0 ist, kann die Carry-Ripple-Addition nun als Extremfall der Gruppen-PG-Logik angesehen werden, bei der eine 1-Bit-Gruppe mit einer i-Bit-Gruppe kombiniert wird, um eine (i 1)-Bit-Gruppe zu bilden. In diesem Extrem werden die Gruppenausbreitungssignale niemals verwendet und müssen nicht berechnet werden. Abbildung 11.14 zeigt einen 4-Bit-Carry-Ripple-Addierer. Der kritische Übertragspfad verläuft nun durch eine Kette von UND-ODER-Gattern statt durch eine Kette von Majoritätsgattern

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!