Tempo di configurazione con logica bassa Soluzione

FASE 0: Riepilogo pre-calcolo
Formula utilizzata
Tempo di impostazione a logica bassa = Tempo di apertura per ingresso in caduta-Mantieni il tempo ad alta logica
Tsetup0 = taf-Thold1
Questa formula utilizza 3 Variabili
Variabili utilizzate
Tempo di impostazione a logica bassa - (Misurato in Secondo) - Il tempo di impostazione con logica bassa è definito come il tempo di impostazione quando la logica scende all'ingresso basso o a 0.
Tempo di apertura per ingresso in caduta - (Misurato in Secondo) - Il tempo di apertura per l'ingresso in caduta è definito come il tempo durante l'ingresso in cui la logica scende a 0 o all'uscita bassa.
Mantieni il tempo ad alta logica - (Misurato in Secondo) - Il tempo di attesa con logica alta è definito come il tempo di attesa durante l'ingresso quando la logica passa a 1 o all'uscita alta.
PASSAGGIO 1: conversione degli ingressi in unità di base
Tempo di apertura per ingresso in caduta: 11.65 Nanosecondo --> 1.165E-08 Secondo (Controlla la conversione qui)
Mantieni il tempo ad alta logica: 7.9 Nanosecondo --> 7.9E-09 Secondo (Controlla la conversione qui)
FASE 2: valutare la formula
Sostituzione dei valori di input nella formula
Tsetup0 = taf-Thold1 --> 1.165E-08-7.9E-09
Valutare ... ...
Tsetup0 = 3.75E-09
PASSAGGIO 3: conversione del risultato nell'unità di output
3.75E-09 Secondo -->3.75 Nanosecondo (Controlla la conversione qui)
RISPOSTA FINALE
3.75 Nanosecondo <-- Tempo di impostazione a logica bassa
(Calcolo completato in 00.004 secondi)

Titoli di coda

Creato da Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri ha creato questa calcolatrice e altre 900+ altre calcolatrici!
Verificato da Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod ha verificato questa calcolatrice e altre 1900+ altre calcolatrici!

17 Caratteristiche temporali CMOS Calcolatrici

Porta NAND di tensione XOR
Partire Porta Nand di tensione XOR = (Capacità 2*Tensione del collettore di base)/(Capacità 1+Capacità 2)
Tempo di configurazione ad alta logica
Partire Tempo di impostazione a logica alta = Tempo di apertura per l'ingresso crescente-Mantieni il tempo a logica bassa
Logica Hold Time at Low
Partire Mantieni il tempo a logica bassa = Tempo di apertura per l'ingresso crescente-Tempo di impostazione a logica alta
Tempo di configurazione con logica bassa
Partire Tempo di impostazione a logica bassa = Tempo di apertura per ingresso in caduta-Mantieni il tempo ad alta logica
Fase del rivelatore di fase XOR
Partire Fase del rivelatore di fase XOR = Voltaggio del rilevatore di fase XOR/Tensione media del rilevatore di fase XOR
Logica Hold Time at High
Partire Mantieni il tempo ad alta logica = Tempo di apertura per ingresso in caduta-Tempo di impostazione a logica bassa
Tempo di apertura per l'ingresso crescente
Partire Tempo di apertura per l'ingresso crescente = Tempo di impostazione a logica alta+Mantieni il tempo a logica bassa
Tempo di apertura per ingresso in caduta
Partire Tempo di apertura per ingresso in caduta = Tempo di impostazione a logica bassa+Mantieni il tempo ad alta logica
Voltaggio del rilevatore di fase XOR
Partire Voltaggio del rilevatore di fase XOR = Fase del rivelatore di fase XOR*Tensione media del rilevatore di fase XOR
XOR Fase Fase del Rivelatore con riferimento alla Corrente del Rivelatore
Partire Fase del rivelatore di fase XOR = Corrente del rilevatore di fase XOR/Tensione media del rilevatore di fase XOR
Tensione media del rilevatore di fase
Partire Tensione media del rilevatore di fase XOR = Corrente del rilevatore di fase XOR/Fase del rivelatore di fase XOR
Corrente rilevatore di fase XOR
Partire Corrente del rilevatore di fase XOR = Fase del rivelatore di fase XOR*Tensione media del rilevatore di fase XOR
Tensione di offset del piccolo segnale
Partire Tensione di offset del segnale piccolo = Tensione del nodo iniziale-Tensione metastabile
Tensione iniziale del nodo A
Partire Tensione del nodo iniziale = Tensione metastabile+Tensione di offset del segnale piccolo
Tensione metastabile
Partire Tensione metastabile = Tensione del nodo iniziale-Tensione di offset del segnale piccolo
Probabilità di guasto del sincronizzatore
Partire Probabilità di guasto del sincronizzatore = 1/MTBF accettabile
MTBF accettabile
Partire MTBF accettabile = 1/Probabilità di guasto del sincronizzatore

Tempo di configurazione con logica bassa Formula

Tempo di impostazione a logica bassa = Tempo di apertura per ingresso in caduta-Mantieni il tempo ad alta logica
Tsetup0 = taf-Thold1

Quali sono i tempi di configurazione tsetup0 e tsetup1?

In generale, i ritardi differiranno per gli ingressi di 0 e 1. I tempi di configurazione tsetup0 e tsetup1 sono i tempi in cui D deve diminuire o aumentare, rispettivamente, prima dell'orologio in modo che i dati vengano acquisiti correttamente con il minor tDQ possibile.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!