Czas konfiguracji przy niskiej logice Rozwiązanie

KROK 0: Podsumowanie wstępnych obliczeń
Formułę używana
Czas konfiguracji przy niskiej logice = Czas przysłony dla opadającego sygnału wejściowego-Czas utrzymywania przy wysokiej logice
Tsetup0 = taf-Thold1
Ta formuła używa 3 Zmienne
Używane zmienne
Czas konfiguracji przy niskiej logice - (Mierzone w Drugi) - Czas konfiguracji przy niskiej logice jest zdefiniowany jako czas konfiguracji, gdy logika spada do niskiego poziomu wejściowego lub 0.
Czas przysłony dla opadającego sygnału wejściowego - (Mierzone w Drugi) - Czas przysłony dla opadającego wejścia definiuje się jako czas na wejściu, gdy stan logiczny spada do 0 lub do niskiego poziomu sygnału wyjściowego.
Czas utrzymywania przy wysokiej logice - (Mierzone w Drugi) - Czas podtrzymania przy logice Wysoki jest zdefiniowany jako czas podtrzymania na wejściu, gdy stan logiczny przechodzi w stan wysoki do 1 lub na wysoki poziom wyjściowy.
KROK 1: Zamień wejście (a) na jednostkę bazową
Czas przysłony dla opadającego sygnału wejściowego: 11.65 Nanosekunda --> 1.165E-08 Drugi (Sprawdź konwersję ​tutaj)
Czas utrzymywania przy wysokiej logice: 7.9 Nanosekunda --> 7.9E-09 Drugi (Sprawdź konwersję ​tutaj)
KROK 2: Oceń formułę
Zastępowanie wartości wejściowych we wzorze
Tsetup0 = taf-Thold1 --> 1.165E-08-7.9E-09
Ocenianie ... ...
Tsetup0 = 3.75E-09
KROK 3: Konwertuj wynik na jednostkę wyjścia
3.75E-09 Drugi -->3.75 Nanosekunda (Sprawdź konwersję ​tutaj)
OSTATNIA ODPOWIEDŹ
3.75 Nanosekunda <-- Czas konfiguracji przy niskiej logice
(Obliczenie zakończone za 00.004 sekund)

Kredyty

Creator Image
Stworzone przez Shobhit Dimri LinkedIn Logo
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri utworzył ten kalkulator i 900+ więcej kalkulatorów!
Verifier Image
Zweryfikowane przez Urvi Rathod LinkedIn Logo
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod zweryfikował ten kalkulator i 1900+ więcej kalkulatorów!

Charakterystyka czasu CMOS Kalkulatory

Czas przysłony dla opadającego sygnału wejściowego
​ LaTeX ​ Iść Czas przysłony dla opadającego sygnału wejściowego = Czas konfiguracji przy niskiej logice+Czas utrzymywania przy wysokiej logice
Czas konfiguracji przy niskiej logice
​ LaTeX ​ Iść Czas konfiguracji przy niskiej logice = Czas przysłony dla opadającego sygnału wejściowego-Czas utrzymywania przy wysokiej logice
Czas przysłony dla rosnącego sygnału wejściowego
​ LaTeX ​ Iść Czas przysłony dla rosnącego sygnału wejściowego = Czas konfiguracji przy wysokiej logice+Czas utrzymywania przy niskiej logice
Czas konfiguracji w stanie High Logic
​ LaTeX ​ Iść Czas konfiguracji przy wysokiej logice = Czas przysłony dla rosnącego sygnału wejściowego-Czas utrzymywania przy niskiej logice

Czas konfiguracji przy niskiej logice Formułę

​LaTeX ​Iść
Czas konfiguracji przy niskiej logice = Czas przysłony dla opadającego sygnału wejściowego-Czas utrzymywania przy wysokiej logice
Tsetup0 = taf-Thold1

Jakie są czasy konfiguracji tsetup0 i tsetup1?

Ogólnie rzecz biorąc, opóźnienia będą się różnić dla wejść 0 i 1. Czasy konfiguracji tsetup0 i tsetup1 to czasy, w których D musi odpowiednio spaść lub wzrosnąć przed zegarem, aby dane zostały prawidłowo przechwycone przy możliwie najmniejszym tDQ.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!