Installatietijd bij lage logica Oplossing

STAP 0: Samenvatting voorberekening
Formule gebruikt
Insteltijd bij lage logica = Diafragmatijd voor dalende invoer-Houd tijd vast op hoge logica
Tsetup0 = taf-Thold1
Deze formule gebruikt 3 Variabelen
Variabelen gebruikt
Insteltijd bij lage logica - (Gemeten in Seconde) - Insteltijd bij lage logica wordt gedefinieerd als de insteltijd wanneer de logica naar een lage ingang of 0 daalt.
Diafragmatijd voor dalende invoer - (Gemeten in Seconde) - Diafragmatijd voor dalende invoer wordt gedefinieerd als de tijd tijdens de invoer waarop de logica naar 0 of een lage uitvoer daalt.
Houd tijd vast op hoge logica - (Gemeten in Seconde) - Houdtijd bij hoge logica wordt gedefinieerd als de houdtijd tijdens de invoer wanneer de logica hoog wordt naar 1 of een hoge uitvoer.
STAP 1: converteer ingang (en) naar basiseenheid
Diafragmatijd voor dalende invoer: 11.65 nanoseconde --> 1.165E-08 Seconde (Bekijk de conversie ​hier)
Houd tijd vast op hoge logica: 7.9 nanoseconde --> 7.9E-09 Seconde (Bekijk de conversie ​hier)
STAP 2: Evalueer de formule
Invoerwaarden in formule vervangen
Tsetup0 = taf-Thold1 --> 1.165E-08-7.9E-09
Evalueren ... ...
Tsetup0 = 3.75E-09
STAP 3: converteer het resultaat naar de eenheid van de uitvoer
3.75E-09 Seconde -->3.75 nanoseconde (Bekijk de conversie ​hier)
DEFINITIEVE ANTWOORD
3.75 nanoseconde <-- Insteltijd bij lage logica
(Berekening voltooid in 00.004 seconden)

Credits

Creator Image
Gemaakt door Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri heeft deze rekenmachine gemaakt en nog 900+ meer rekenmachines!
Verifier Image
Geverifieërd door Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod heeft deze rekenmachine geverifieerd en nog 1900+ rekenmachines!

17 CMOS-tijdkenmerken Rekenmachines

XOR-spanning NAND-poort
​ Gaan XOR-spanning Nand Gate = (Capaciteit 2*Basiscollectorspanning)/(Capaciteit 1+Capaciteit 2)
Diafragmatijd voor dalende invoer
​ Gaan Diafragmatijd voor dalende invoer = Insteltijd bij lage logica+Houd tijd vast op hoge logica
Installatietijd bij lage logica
​ Gaan Insteltijd bij lage logica = Diafragmatijd voor dalende invoer-Houd tijd vast op hoge logica
Houd tijd vast bij hoge logica
​ Gaan Houd tijd vast op hoge logica = Diafragmatijd voor dalende invoer-Insteltijd bij lage logica
Houd de tijd vast op een lage logica
​ Gaan Houdtijd bij lage logica = Diafragmatijd voor stijgende invoer-Insteltijd bij hoge logica
Diafragmatijd voor stijgende invoer
​ Gaan Diafragmatijd voor stijgende invoer = Insteltijd bij hoge logica+Houdtijd bij lage logica
Insteltijd bij High Logic
​ Gaan Insteltijd bij hoge logica = Diafragmatijd voor stijgende invoer-Houdtijd bij lage logica
XOR-fasedetectorspanning
​ Gaan XOR-fasedetectorspanning = XOR-fasedetectorfase*XOR-fasedetector Gemiddelde spanning
XOR-fasedetectorfase
​ Gaan XOR-fasedetectorfase = XOR-fasedetectorspanning/XOR-fasedetector Gemiddelde spanning
XOR-fasedetectorfase met verwijzing naar detectorstroom
​ Gaan XOR-fasedetectorfase = XOR-fasedetectorstroom/XOR-fasedetector Gemiddelde spanning
Fasedetector Gemiddelde spanning
​ Gaan XOR-fasedetector Gemiddelde spanning = XOR-fasedetectorstroom/XOR-fasedetectorfase
XOR Phase Detector Current
​ Gaan XOR-fasedetectorstroom = XOR-fasedetectorfase*XOR-fasedetector Gemiddelde spanning
Beginspanning van knooppunt A
​ Gaan Initiële knooppuntspanning = Metastabiele spanning+Kleine signaaloffsetspanning
Kleine signaaloffsetspanning
​ Gaan Kleine signaaloffsetspanning = Initiële knooppuntspanning-Metastabiele spanning
Metastabiele spanning
​ Gaan Metastabiele spanning = Initiële knooppuntspanning-Kleine signaaloffsetspanning
Waarschijnlijkheid van synchronisatiestoring
​ Gaan Waarschijnlijkheid van synchronisatiestoring = 1/Acceptabele MTBF
Aanvaardbare MTBF
​ Gaan Acceptabele MTBF = 1/Waarschijnlijkheid van synchronisatiestoring

Installatietijd bij lage logica Formule

Insteltijd bij lage logica = Diafragmatijd voor dalende invoer-Houd tijd vast op hoge logica
Tsetup0 = taf-Thold1

Wat zijn insteltijden tsetup0 en tsetup1?

Over het algemeen zullen de vertragingen verschillen voor invoer van 0 en 1. De insteltijden tsetup0 en tsetup1 zijn de tijden dat D respectievelijk vóór de klok moet dalen of stijgen, zodat de gegevens correct worden vastgelegd met zo min mogelijk tDQ.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!