कॅरी-रिपल अॅडर गंभीर मार्ग विलंब उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
तरंग वेळ = प्रसार विलंब+(गेट्स ऑन क्रिटिकल पाथ-1)*आणि-किंवा गेट विलंब+XOR विलंब
Tripple = tpg+(Ngates-1)*Tao+Txor
हे सूत्र 5 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
तरंग वेळ - (मध्ये मोजली दुसरा) - कॅरी-रिपल अ‍ॅडर सर्किटचा रिपल टाईम क्रिटिकल पाथ विलंबाची गणना केलेला वेळ म्हणून परिभाषित केला जातो.
प्रसार विलंब - (मध्ये मोजली दुसरा) - प्रसार विलंब सामान्यत: लॉजिक गेट्समध्ये उदय वेळ किंवा पडण्याच्या वेळेस संदर्भित करतो. इनपुट स्थितीतील बदलाच्या आधारे लॉजिक गेटला त्याची आउटपुट स्थिती बदलण्यासाठी हा वेळ लागतो.
गेट्स ऑन क्रिटिकल पाथ - क्रिटिकल पाथवरील गेट्सची व्याख्या CMOS मध्ये एका चक्राच्या वेळी आवश्यक असलेल्या लॉजिक गेटची एकूण संख्या म्हणून केली जाते.
आणि-किंवा गेट विलंब - (मध्ये मोजली दुसरा) - राखाडी सेलमधील AND-OR गेट विलंब हे AND/OR गेटमधील संगणन वेळेतील विलंब म्‍हणून परिभाषित केले जाते जेव्‍हा लॉजिक पास केले जाते.
XOR विलंब - (मध्ये मोजली दुसरा) - XOR विलंब XOR गेटचा प्रसार विलंब आहे.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
प्रसार विलंब: 8.01 नॅनोसेकंद --> 8.01E-09 दुसरा (रूपांतरण तपासा ​येथे)
गेट्स ऑन क्रिटिकल पाथ: 11 --> कोणतेही रूपांतरण आवश्यक नाही
आणि-किंवा गेट विलंब: 2.05 नॅनोसेकंद --> 2.05E-09 दुसरा (रूपांतरण तपासा ​येथे)
XOR विलंब: 1.49 नॅनोसेकंद --> 1.49E-09 दुसरा (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
Tripple = tpg+(Ngates-1)*Tao+Txor --> 8.01E-09+(11-1)*2.05E-09+1.49E-09
मूल्यांकन करत आहे ... ...
Tripple = 3E-08
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
3E-08 दुसरा -->30 नॅनोसेकंद (रूपांतरण तपासा ​येथे)
अंतिम उत्तर
30 नॅनोसेकंद <-- तरंग वेळ
(गणना 00.020 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित शोभित दिमरी
बिपिन त्रिपाठी कुमाऊँ तंत्रज्ञान तंत्रज्ञान (बीटीकेआयटी), द्वाराहाट
शोभित दिमरी यांनी हे कॅल्क्युलेटर आणि 900+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित उर्वी राठोड
विश्वकर्मा शासकीय अभियांत्रिकी महाविद्यालय (व्हीजीईसी), अहमदाबाद
उर्वी राठोड यानी हे कॅल्क्युलेटर आणि 1900+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

अॅरे डेटापथ उपप्रणाली कॅल्क्युलेटर

ग्राउंड कॅपेसिटन्स
​ LaTeX ​ जा ग्राउंड कॅपेसिटन्स = ((आक्रमक व्होल्टेज*समीप कॅपेसिटन्स)/बळी व्होल्टेज)-समीप कॅपेसिटन्स
'XOR' विलंब
​ LaTeX ​ जा XOR विलंब = तरंग वेळ-(प्रसार विलंब+(गेट्स ऑन क्रिटिकल पाथ-1)*आणि-किंवा गेट विलंब)
कॅरी-रिपल अॅडर गंभीर मार्ग विलंब
​ LaTeX ​ जा तरंग वेळ = प्रसार विलंब+(गेट्स ऑन क्रिटिकल पाथ-1)*आणि-किंवा गेट विलंब+XOR विलंब
एन-बिट कॅरी-स्किप अॅडर
​ LaTeX ​ जा एन-बिट कॅरी स्किप अॅडर = एन-इनपुट आणि गेट*के-इनपुट आणि गेट

कॅरी-रिपल अॅडर गंभीर मार्ग विलंब सुत्र

​LaTeX ​जा
तरंग वेळ = प्रसार विलंब+(गेट्स ऑन क्रिटिकल पाथ-1)*आणि-किंवा गेट विलंब+XOR विलंब
Tripple = tpg+(Ngates-1)*Tao+Txor

कॅरी-स्किप अॅडरचे महत्त्व काय आहे?

कॅरी-स्किप अॅडर ही अॅडर अंमलबजावणी आहे जी रिपल-कॅरी अॅडरच्या विलंबावर इतर अॅडर्सच्या तुलनेत थोडे प्रयत्न करून सुधारते. ब्लॉक-कॅरी-स्किप अॅडर तयार करण्यासाठी अनेक कॅरी-स्किप अॅडर्स वापरून सर्वात वाईट-केस विलंबाची सुधारणा साध्य केली जाते. इतर फास्ट अॅडर्सच्या विपरीत, कॅरी-स्किप अॅडरचे कार्यप्रदर्शन इनपुट बिट्सच्या काही संयोजनांनी वाढवले जाते. याचा अर्थ, गती सुधारणा केवळ संभाव्य आहे.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!