लो लॉजिकवर सेटअप वेळ उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
कमी लॉजिकवर सेटअप वेळ = फॉलिंग इनपुटसाठी छिद्र वेळ-उच्च तर्कशास्त्रावर वेळ धरा
Tsetup0 = taf-Thold1
हे सूत्र 3 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
कमी लॉजिकवर सेटअप वेळ - (मध्ये मोजली दुसरा) - लो लॉजिकवर सेटअप वेळ जेव्हा लॉजिक कमी इनपुट किंवा 0 वर येते तेव्हा सेटअप वेळ म्हणून परिभाषित केले जाते.
फॉलिंग इनपुटसाठी छिद्र वेळ - (मध्ये मोजली दुसरा) - फॉलिंग इनपुटसाठी ऍपर्चर टाइम हे इनपुट दरम्यानची वेळ म्हणून परिभाषित केले जाते जेव्हा लॉजिक 0 किंवा कमी आउटपुटवर येते.
उच्च तर्कशास्त्रावर वेळ धरा - (मध्ये मोजली दुसरा) - जेव्हा लॉजिक 1 किंवा उच्च आउटपुट वर जाते तेव्हा उच्च तर्कशास्त्रावर होल्ड टाइम हे इनपुट दरम्यान होल्ड टाइम म्हणून परिभाषित केले जाते.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
फॉलिंग इनपुटसाठी छिद्र वेळ: 11.65 नॅनोसेकंद --> 1.165E-08 दुसरा (रूपांतरण तपासा ​येथे)
उच्च तर्कशास्त्रावर वेळ धरा: 7.9 नॅनोसेकंद --> 7.9E-09 दुसरा (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
Tsetup0 = taf-Thold1 --> 1.165E-08-7.9E-09
मूल्यांकन करत आहे ... ...
Tsetup0 = 3.75E-09
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
3.75E-09 दुसरा -->3.75 नॅनोसेकंद (रूपांतरण तपासा ​येथे)
अंतिम उत्तर
3.75 नॅनोसेकंद <-- कमी लॉजिकवर सेटअप वेळ
(गणना 00.004 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित शोभित दिमरी
बिपिन त्रिपाठी कुमाऊँ तंत्रज्ञान तंत्रज्ञान (बीटीकेआयटी), द्वाराहाट
शोभित दिमरी यांनी हे कॅल्क्युलेटर आणि 900+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित उर्वी राठोड
विश्वकर्मा शासकीय अभियांत्रिकी महाविद्यालय (व्हीजीईसी), अहमदाबाद
उर्वी राठोड यानी हे कॅल्क्युलेटर आणि 1900+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

17 CMOS वेळ वैशिष्ट्ये कॅल्क्युलेटर

XOR व्होल्टेज नंद गेट
​ जा XOR व्होल्टेज नंद गेट = (क्षमता 2*बेस कलेक्टर व्होल्टेज)/(कॅपेसिटन्स १+क्षमता 2)
उच्च तर्कशास्त्र येथे सेटअप वेळ
​ जा उच्च तर्कशास्त्र येथे सेटअप वेळ = वाढत्या इनपुटसाठी छिद्र वेळ-कमी तर्कशास्त्रावर वेळ धरा
कमी तर्कशास्त्र येथे वेळ धरा
​ जा कमी तर्कशास्त्रावर वेळ धरा = वाढत्या इनपुटसाठी छिद्र वेळ-उच्च तर्कशास्त्र येथे सेटअप वेळ
वाढत्या इनपुटसाठी छिद्र वेळ
​ जा वाढत्या इनपुटसाठी छिद्र वेळ = उच्च तर्कशास्त्र येथे सेटअप वेळ+कमी तर्कशास्त्रावर वेळ धरा
XOR फेज डिटेक्टर व्होल्टेज
​ जा XOR फेज डिटेक्टर व्होल्टेज = XOR फेज डिटेक्टर फेज*XOR फेज डिटेक्टर सरासरी व्होल्टेज
XOR फेज डिटेक्टर फेज
​ जा XOR फेज डिटेक्टर फेज = XOR फेज डिटेक्टर व्होल्टेज/XOR फेज डिटेक्टर सरासरी व्होल्टेज
डिटेक्टर करंटच्या संदर्भात XOR फेज डिटेक्टर फेज
​ जा XOR फेज डिटेक्टर फेज = XOR फेज डिटेक्टर वर्तमान/XOR फेज डिटेक्टर सरासरी व्होल्टेज
फेज डिटेक्टर सरासरी व्होल्टेज
​ जा XOR फेज डिटेक्टर सरासरी व्होल्टेज = XOR फेज डिटेक्टर वर्तमान/XOR फेज डिटेक्टर फेज
एक्सओआर फेज डिटेक्टर करंट
​ जा XOR फेज डिटेक्टर वर्तमान = XOR फेज डिटेक्टर फेज*XOR फेज डिटेक्टर सरासरी व्होल्टेज
उच्च तर्कशास्त्र येथे वेळ धरा
​ जा उच्च तर्कशास्त्रावर वेळ धरा = फॉलिंग इनपुटसाठी छिद्र वेळ-कमी लॉजिकवर सेटअप वेळ
फॉलिंग इनपुटसाठी छिद्र वेळ
​ जा फॉलिंग इनपुटसाठी छिद्र वेळ = कमी लॉजिकवर सेटअप वेळ+उच्च तर्कशास्त्रावर वेळ धरा
लो लॉजिकवर सेटअप वेळ
​ जा कमी लॉजिकवर सेटअप वेळ = फॉलिंग इनपुटसाठी छिद्र वेळ-उच्च तर्कशास्त्रावर वेळ धरा
नोड ए चे प्रारंभिक व्होल्टेज
​ जा प्रारंभिक नोड व्होल्टेज = मेटास्टेबल व्होल्टेज+लहान सिग्नल ऑफसेट व्होल्टेज
लहान सिग्नल ऑफसेट व्होल्टेज
​ जा लहान सिग्नल ऑफसेट व्होल्टेज = प्रारंभिक नोड व्होल्टेज-मेटास्टेबल व्होल्टेज
मेटास्टेबल व्होल्टेज
​ जा मेटास्टेबल व्होल्टेज = प्रारंभिक नोड व्होल्टेज-लहान सिग्नल ऑफसेट व्होल्टेज
सिंक्रोनाइझर अयशस्वी होण्याची शक्यता
​ जा सिंक्रोनाइझर अयशस्वी होण्याची शक्यता = 1/स्वीकार्य MTBF
स्वीकार्य एमटीबीएफ
​ जा स्वीकार्य MTBF = 1/सिंक्रोनाइझर अयशस्वी होण्याची शक्यता

लो लॉजिकवर सेटअप वेळ सुत्र

कमी लॉजिकवर सेटअप वेळ = फॉलिंग इनपुटसाठी छिद्र वेळ-उच्च तर्कशास्त्रावर वेळ धरा
Tsetup0 = taf-Thold1

सेटअप वेळा tsetup0 आणि tsetup1 काय आहे?

सर्वसाधारणपणे, 0 आणि 1 च्या इनपुटसाठी विलंब भिन्न असेल. सेटअप वेळा tsetup0 आणि tsetup1 हे घड्याळाच्या आधी, अनुक्रमे डी घसरणे किंवा वाढणे आवश्यक आहे जेणेकरून डेटा कमीतकमी शक्य tDQ सह योग्यरित्या कॅप्चर केला जाईल.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!