के-इनपुट 'आणि' गेट उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
के-इनपुट आणि गेट = एन-बिट कॅरी स्किप अॅडर/एन-इनपुट आणि गेट
K = Ncarry/n
हे सूत्र 3 व्हेरिएबल्स वापरते
व्हेरिएबल्स वापरलेले
के-इनपुट आणि गेट - के-इनपुट आणि गेट हे लॉजिकल गेट्समधील AND गेटमधील kth इनपुट म्हणून परिभाषित केले आहे.
एन-बिट कॅरी स्किप अॅडर - N-bit Carry Skip Adder हे AND-OR फंक्शनपेक्षा किंचित हळू आहे.
एन-इनपुट आणि गेट - एन-इनपुट आणि गेट हे इष्ट आउटपुटसाठी AND लॉजिक गेटमधील इनपुटची संख्या म्हणून परिभाषित केले आहे.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
एन-बिट कॅरी स्किप अॅडर: 14 --> कोणतेही रूपांतरण आवश्यक नाही
एन-इनपुट आणि गेट: 2 --> कोणतेही रूपांतरण आवश्यक नाही
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
K = Ncarry/n --> 14/2
मूल्यांकन करत आहे ... ...
K = 7
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
7 --> कोणतेही रूपांतरण आवश्यक नाही
अंतिम उत्तर
7 <-- के-इनपुट आणि गेट
(गणना 00.004 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित शोभित दिमरी LinkedIn Logo
बिपिन त्रिपाठी कुमाऊँ तंत्रज्ञान तंत्रज्ञान (बीटीकेआयटी), द्वाराहाट
शोभित दिमरी यांनी हे कॅल्क्युलेटर आणि 900+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित उर्वी राठोड LinkedIn Logo
विश्वकर्मा शासकीय अभियांत्रिकी महाविद्यालय (व्हीजीईसी), अहमदाबाद
उर्वी राठोड यानी हे कॅल्क्युलेटर आणि 1900+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

अॅरे डेटापथ उपप्रणाली कॅल्क्युलेटर

ग्राउंड कॅपेसिटन्स
​ LaTeX ​ जा ग्राउंड कॅपेसिटन्स = ((आक्रमक व्होल्टेज*समीप कॅपेसिटन्स)/बळी व्होल्टेज)-समीप कॅपेसिटन्स
'XOR' विलंब
​ LaTeX ​ जा XOR विलंब = तरंग वेळ-(प्रसार विलंब+(गेट्स ऑन क्रिटिकल पाथ-1)*आणि-किंवा गेट विलंब)
कॅरी-रिपल अॅडर गंभीर मार्ग विलंब
​ LaTeX ​ जा तरंग वेळ = प्रसार विलंब+(गेट्स ऑन क्रिटिकल पाथ-1)*आणि-किंवा गेट विलंब+XOR विलंब
एन-बिट कॅरी-स्किप अॅडर
​ LaTeX ​ जा एन-बिट कॅरी स्किप अॅडर = एन-इनपुट आणि गेट*के-इनपुट आणि गेट

के-इनपुट 'आणि' गेट सुत्र

​LaTeX ​जा
के-इनपुट आणि गेट = एन-बिट कॅरी स्किप अॅडर/एन-इनपुट आणि गेट
K = Ncarry/n

AND22-OR फंक्शनचा मल्टिप्लेक्सर, AND-OR फंक्शनपेक्षा थोडा हळू का आहे?

अॅडरच्या क्रिटिकल पाथमध्ये प्रारंभिक पीजी लॉजिकचा समावेश असतो ज्यामध्ये बिट 1 ची कॅरी आऊट केली जाते, तीन AND-OR गेट्स बिट 4 ला फिरवतात, तीन मल्टिप्लेक्सर त्यास C12 ला बायपास करतात, 3 AND-OR गेट्स बिट 15 मधून फिरतात आणि अंतिम XOR S16 निर्मितीसाठी. त्यामुळे AND22-OR फंक्शनचा मल्टिप्लेक्सर, AND-OR फंक्शनपेक्षा थोडा हळू असतो.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!